• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

Verilog HDL을 이용한 Mu0 프로세서 구현 프로젝트 (코드, ModelSim결과 포함)

아틀란티스
개인인증판매자스토어
최초 등록일
2021.01.03
최종 저작일
2020.11
16페이지/워드파일 MS 워드
가격 8,200원 할인쿠폰받기
다운로드
장바구니

소개글

Verilog HDL 코드로 Mu0 프로세서를 설계하는 프로젝트입니다.

assembly 명령어 셋을 검증하는 과정이 포함되어있습니다.

ModelSim 시뮬레이션 파형과 분석결과가 포함되어있습니다.

모든 코드는 Quartus II로 합성가능하며 합성된 결과물이 포함되어있습니다.

또한 Mu0를 설계한 모든 코드가 포함되어있습니다.

목차

1) Introduction
2) Processor block diagram
3) Verification of instructions
4) Verification of the task
5) Synthesis
6) Summary
7) Code

본문내용

본 프로젝트는 Verilog-HDL언어를 이용하여 간단한 프로세서의 형태인 MU0 processor를 설계하고, 16bit-memory를 설계하여 특정한 task를 수행할 수 있도록 하는 것이 목표이다.

또한 assembly 명령어들을 검증하는 code를 시뮬레이션 하여 Mu0를 검증한다.

Mu0 의 동작을 확인한 후 일련의 연산을 하는 Task를 동작시킨다.

<중 략>

IR: 명령어를 해독하는 레지스터이다. data에서 opcode와 address를 분리하여 opcode는 control logic에 전달하고, address는 memory로 전달하여 해당 주소에 저장되어있는 값을 참조하거나 명령어의 주소를 ALU에 전달하여 +1만큼 증가시키고 최종적으로 PC에게 전달한다. Control logic에서 ir_ce신호를 1로 받을 때만 clk의 positive edge에서 값을 저장한다.

PC: 다음에 실행할 명령어의 주소를 가리키고있는 레지스터이다. Program Counter라고하며, ALU로부터 다음에 실행할 명령어의 주소를 전달받는다. Control logic에 의해 pc_ce신호가 1일 때, clk의 positive edge에서 값을 저장한다.

참고 자료

없음
아틀란티스
판매자 유형Bronze개인인증
소개
회원 소개글이 없습니다.
전문분야
논문, 경영/경제, 공학/기술
판매자 정보
학교정보
비공개
직장정보
비공개
자격증
  • 비공개

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
Verilog HDL을 이용한 Mu0 프로세서 구현 프로젝트 (코드, ModelSim결과 포함)
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업