전자회로계측 Op-Amp
- 최초 등록일
- 2020.06.01
- 최종 저작일
- 2019.06
- 10페이지/ 한컴오피스
- 가격 1,000원
목차
I. 배경지식
II. 재료 및 실험 방법
III. 결과 및 고찰
IV. 결론
V. 논의
VI. 참조
VII. 부록
본문내용
초록
연산 증폭기를 이용한 회로는 매우 다양하며 실생활에서 유용하게 이용된다. 여러 실험을 통해 이 회로들의 동작을 확인하고 이해하는 것을 목표한다. 반전 및 비반전 증폭기, 전압 팔로어, 적분기, 가산기와 비교기의 회로를 구성해보고 입출력 전압 간 위상 관계 파악, 전압 증폭도 계산 등을 통해 작동 원리를 이해한다.
I. 배경지식
연산 증폭기
고증폭도를 가지고, 아날로그 신호의 가산, 감산, 적분 등의 연산이 가능한 증폭기. 104~106배의 높은 전압이득을 갖는 자동입력, 단일 출력형의 직류 증폭기이다. 연산 증폭기는 이상적으로는 다음의 특성을 갖는다.
1) 개루프 이득=무한대,
2) 입력 임피던스=무한대,
3) 출력 임피던스=제로,
4) 주파수 대역=제로~무한대.
연산 증폭기는 외부에서의 저항, 콘덴서, 다이오드 등의 부품으로 부귀환을 거므로써 가산, 감산, 적분, 미분 등 여러 가지 아날로그 연산을 고속, 고정밀도로 할 수 있다.
참고 자료
자동차용어사전편찬회, 자동차 용어사전, 일진사, 2012.
월간전자기술 편집위원회, 전자용어사전, 성안당, 1995.
한국원자력산업회의, “원자력 용어사전”, 한국원자력산업회의, 2011.
이기준, “전자회로와 계측법 실험서”, DGIST PRESS, pg. 36~66, 2018.