• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

서강대학교 디지털논리회로실험 - 실험 9. Memory Elements : ROM/RAM 결과 보고서

QWERTY123
개인인증판매자스토어
최초 등록일
2020.04.20
최종 저작일
2017.09
6페이지/한글파일 한컴오피스
가격 1,000원 할인쿠폰받기
다운로드
장바구니

목차

1. 실험 개요
2. 퀴즈 답안지 및 정답
3. 실험 노트
4. 실험 결과 및 분석
5. 토의
6. 참고문헌

본문내용

1. 실험 개요
1) 메모리 소자들의 동작 원리와 활용 방법을 이해한다.
2) Address decoding의 개념과 구현 방법을 이해한다.
3) ROM을 이용해서 임의의 기능을 수행하는 combinational circuit을 구현하는 방법을 이해한다.

2. 퀴즈 답안지 및 정답 : 별첨 #1

3. 실험 노트 : 별첨 #2

4. 실험 결과 및 분석
1) 과정 1~4
실험 키트의 ROM에 저장된 데이터를 확인하였다. 회로는 [그림 1], [그림 2]와 같다. ROM의 주소 값은 DIP 스위치로 입력하였고 저장된 데이터는 LED를 통해 확인하였다. 이때, OE와 CE의 값은 0이 되도록 한다. 실험 결과는 [표 1]에 정리하였다. 실험 키트의 7-segment가 common anode 방식이므로 ROM에 저장된 데이터는 7-segment에 위와 같이 표시될 것이라 예상할 수 있다.

2) 과정 5~7
이 과정에서는 ROM의 출력을 7-segment에 직접 연결하여 그 결과를 확인한다. 또한 4-bit up 카운터의 출력을 ROM의 입력에 인가하여 데이터의 주소 값을 결정한다. 회로는 [그림 3], [그림 4] 와 같다. 마찬가지로 OE와 CE의 값은 0이 되도록 한다.

참고 자료

Stephen Brown & Zvonko Vranesic, Fundamentals of Digital Logic with VHDL Design, 3판, McGraw-Hill, 2009
서강대학교 전자공학과, 디지털 논리회로 실험, 서강대학교, 2017
서강대학교 전자공학과, 디지털 논리회로 실험 (구 교재), 서강대학교, 2017
QWERTY123
판매자 유형Gold개인인증

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
서강대학교 디지털논리회로실험 - 실험 9. Memory Elements : ROM/RAM 결과 보고서
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업