기초실험2 반전증폭기 예비보고서
- 최초 등록일
- 2019.12.15
- 최종 저작일
- 2019.10
- 5페이지/ MS 워드
- 가격 1,000원
목차
1.실험 제목
2.실험 목적
3.실험 이론
4.실험 시 예상되는 오차와 원인
5.참고문헌
본문내용
실험 제목 : 반전증폭기의 입력과 출력의 관계
실험 목적 : 반전증폭기의 입력신호와 출력신호간의 관계를 직류전원을 인가하였을 때와 교류전원을 인가하였을 때를 나누어 관찰하여 알아본다.
실험 이론
1) OP-AMP
OP-AMP는 ‘연산증폭기’라고 하는데 연산증폭기는 연산을 위해서 사용할 수 있는 일종의 차동증폭기(두 입력 신호의 전압차를 증폭하는 회로)이다. 저항, 커패시터, 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로써 여러 가지 선형 또는 비선형 동작을 안정되게 행할 수 있다. OP-AMP는 가장 널리 쓰이는 아날로그 IC로 비반전입력단자와 반전입력단자라 불리는 두 개의 입력단자(V_+,V_-)와 한 개의 출력 단자(V_out), 정상입력(V_(S+))과 비정상입력(V_(S-)) 전원단자로 이루어져 있고 그 ‘전압 이득’(출력 신호 전압 레벨과 입력 신호 전압 레벨의 차)이 상당히 커서 그 값이 최소 10^5이상이 된다. 때문에 증폭하려는 신호를 2개의 입력단자간에 직접 가하진 않는다. 만일, 입력 신호를 직접 가하면 미세한 크기의 입력신호에도 출력은 과대해지고 OP-AMP가 정상적으로 동작하지 않기 때문이다. OP-AMP를 기호로 나타낼 때에는 위의 그림과 같이 삼각 깃발 모양으로 표시하며 OP-AMP가 바이어스(bias)되면 직류전원 V_(S+)와V_(S-)를 통해 흐르는 전류들은 연산 증폭기가 작동하는 데 거의 영향을 미치지 않기 때문에 실제 회로도에서는 V_(S+)와V_(S-)가 생략되는 경우가 많다.
참고 자료
김영태, 박구범, 오원석 공저, 알기쉬운 전자회로(제5판), (복두출판사, 2018) p.110-121
JAMES A. SVOBODA, RICHARD C. DORF, Dorf’s INTRODUCTION TO ELECTRIC CIRCUITS(Global Edition), (WILEY, 2018) p.219-227