공통 이미터 증폭기 결과보고서
- 최초 등록일
- 2019.11.11
- 최종 저작일
- 2019.11
- 8페이지/ 어도비 PDF
- 가격 1,000원
소개글
공통 이미터 증폭기 결과보고서 입니다.
목차
1. 실험 제목
2. 목적 및 목표
3. 관련 이론
4. 실험 과정
5. 실험 결과
6. 논의 및 결론
본문내용
1. 실험 제목
공통 이미터 증폭기
2. 목적 및 목표
공통 이미터 증폭기에서 정상회로 일 때, 무부하 일 때, 바이패스 캐패스터를 없앴을 때 각각의 전압 이득을 계산하여 보자!!
3. 관련 이론
<공통 이미터 증폭기의 동작 영역>
공통 이미터 증폭기에서 입력 VI은 베이스-이미터전압 VBE이고, 출력 V0는 컬렉터-이미터전압 VCE이다. 베이스-이미터 사이의 소신호 입력 전압에 비례하는 전류가 컬렉터에 흐르고, 이 전류가 출력쪽의 저항 RC에 의해서 전압으로 변환되면서 전압을 증폭하게 된다.
VI 전압에 따라 BJT의 동작영역을 크게 차단영역, 능동영역, 교차영역으로 나눌 수 있다.
<중 략>
4. 실험 과정
1) 회로를 브레드보드에 구성한다
2) 트랜지스터의 접지에 대한 베이스, 이미터, 컬렉터단자의 직류 전압을 측정하고 <표1>에 기록한다.
3) 오실로스코프로 첨두간 출력전압과 입력전압을 측정하고 출력전압을 입력전압으로 나눔으로써 실제의 전압이득을 계산으로 구하여 <표3>에 기록한다
7) 부하저항 RL을 제거하면 출력전압이 증가함을 관찰할 수 있다.
8) 3.9kΩ 부하저항을 다시 연결하여 원래의 회로도처럼 만든다. 이번에는 100μF 바이패스 커패시터를 제거한다.
참고 자료
없음