공통 베이스 증폭기(예비)-전자공학실험
- 최초 등록일
- 2019.08.24
- 최종 저작일
- 2018.05
- 4페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
목차
1. 실험 제목
2. 실험 목적
3. 관련 이론
(1) 공통 베이스 증폭기
4. 실험 기기 및 부품
5. 실험 내용 및 절차
6. 예비 문제
(1) 공통 베이스 증폭기의 직류바이어스 해석 방법을 설명하시오.
(2) 공통 베이스 증폭기의 소신호 해석 방법을 설명하시오.
(3) 공통 베이스 증폭기에서 부하저항()이 이득에 미치는 영향을 설명하시오.
7. 예비 실험
본문내용
1. 실험 제목
: 공통 베이스 증폭기
2. 실험 목적
(1) 공통베이스 소신호 증폭회로의 동작을 이해한다.
(2) 공통 베이스 소신호 증폭기의 부하저항의 변화에 따른 출력전압, 즉 전압이득의 변화를 관찰한다.
3. 관련 이론
(1) 공통 베이스 증폭기
: 이미터 단자를 입력단자로 콜렉터 단자를 출력단자로 하되 베이스 단자를 공통의 접지로 사용하는 접속을 공통베이스 접속이라고 부른다. 공통베이스 증폭기의 베이스는 커패시터 CB를 통해 교류적으로 접지되어 있어 입력과 출력의 공통접지 역할을 한다.
[전류이득] 그림 17.1(b)의 교류 등가회로로부터 공통베이스 증폭기의 전류이득 Ai를 구하면 다음 수식으로 구해진다.
참고 자료
없음