연산증폭기 예비레포트
- 최초 등록일
- 2015.05.25
- 최종 저작일
- 2014.04
- 8페이지/ 한컴오피스
- 가격 1,500원
목차
1. 슬루율 결정
2. 공통모드 제거비의 결정
3. 컴퓨터 실습
4. 공통모드 제거비 결정
본문내용
연산증폭기(operational amplifier : Op-Amp)란 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분, 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기 이다.연산증폭기는 5개의 단자로 구성 되어 있다. 연산증폭기의 전원을 공급하기 위한 2개의 단자는 양의전압과 음의전압을 받아들인다. 따라서 연산증폭기의 출력 값은 입력 전원의 양의 전압과 음의 전압 사이가 된다. 입력 신호는 inverting imput와 non-inverting input으로 두 전압을 받아들인다. 연산증폭기는 두 입력의 전압 차이를 연산증폭기가 갖는 전압 이득만큼 증폭을 하여 출력 전압을 만들어 낸다.입력 저항 와 출력 저항 를 갖고 있고, 출력은 반전 입력 과 비 반전 입력의 전압차 를 증폭기 전압 이득 A만큼 증폭시켜서 출력전압 을 만들어 낸다. 그 때 출력전압 는 다음과 같다
<중 략>
연산증폭기는 차동 증폭기이다. 여기서 차동이란 차이란 의미이며, 연산증폭기의 두 입력단자에 인가된 전압의 차이만을 증폭한다는 의미이다. 즉 이상적인 연산증폭기인 경우에는 증폭기입력에 인가된 전압의 차이가 아무리 적더라도 이를 증폭해 낼 수 있다는 의미이다. 그러나 실제적인 연산증폭기는 매우 작은 차이 전압을 구분한 후에 이를 증폭해 낼 수 없다. 그리고 그 차이 전압을 구분해 내는 능력은 연산증폭기의 종류에 따라서 달라진다. 즉 인가된 두 전압의 차이를 구분해 낸 후, 이를 증폭할 수 있는 능력의 정도를 가름케 해 주는 척도가 곧 동상모드 제거비이다. 이상적인 연산증폭기의 동상모드 제거비는 무한대이다. 용어에서 동상의 의미는 두 입력신호가 공통으로가진 신호란 뜻이다. 즉 입력에 인가되는 두 신호를 표현할 때, 각각의 신호는 두 신호가 가진 공통신호와 차이신호로 표현될 수 있다. 표현된 신호 중에서 연산증폭기가 증폭해 내는 신호는 차이신호이다.
참고 자료
없음