연산 증폭기 예비레포트
- 최초 등록일
- 2009.03.11
- 최종 저작일
- 2008.09
- 4페이지/ 한컴오피스
- 가격 5,000원
소개글
A+ 받은 레포트 예비 레포트 자료 입니다.^^ 성심성의껏 작성하여 정리 하였습니다.
목차
1. 실험목적
2. 기본 예비 지식(실험 중심)
3. 연산증폭기의 활용(추가 조사)
본문내용
1. 실험목적
1) 연산 증폭기의 이득은 출력과 입력 사이에 있는 외부 부귀환회로에만 의존한다는 것을 실험적으로 검증한다.
2) 연산 증폭기를 비반전 증폭기로 동작시킨다.
3) 연산 증폭기를 반전 가산기로 동작시킨다.
2. 기본 예비 지식(실험 중심)
※ 덧셈 회로를 비롯 전압 플로우어에 대한 예비지식을 습득해야 하지만 실험을 통해 얻을 반전 증폭기 비반전 증폭기에 대한 기본적 이론지식만을 다루겠다.
1) 목적
연산증폭기로 이뤄진 기본적인 회로들을 구성해 봄으로써 화학 기기에서 광범위하게 사용되는 연산증폭기(op amp)의 기능을 이해한다.
2) 원리
연산증폭기는 연산을 위해서 사용할 수 있는 일종의 차동증폭기이다. 저항, 커패시터, 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로써 여러 가지 선형 또는 비선형 동작을 안정되게 행할 수 있다. 요즈음은 여러 종류의 연산증폭기가 아주 싼 값에 공급되고 있기 때문에 아날로그 시스템 설계에 있어서 연산증폭기가 차지하는 비중이 상당히 커졌다. 이 절에서는 연산증폭기의 선형 및 비선형 응용에 대하여 살펴보기로 한다.
일반적으로 연산증폭기는 두 개의 입력단자와 하나의 출력 단자를 가지며 그 이득은 상당히 커서 적어도 105 이상이 된다. 그림 1.(a)에 도시된 것이 연산증폭기의 기호이다. 연산증폭기는 기본적으로는 (+)와 (-) 입력단자에 가해지는 전압의 차이를 입력으로 하여 이에 상응하는 출력을 나타내는 일종의 차동증폭기 이다.
참고 자료
없음