전전컴설계실험2-9주차결과
- 최초 등록일
- 2014.03.28
- 최종 저작일
- 2013.09
- 18페이지/ MS 워드
- 가격 1,500원
목차
1. 서론(Introduction)
1) 실험목적
2) 실험을 위해 필수 배경이론, 개념
3) 실험의 가설 및 근거
2. 방법(Materials and Methods)
1) 실험 도구 및 재료
2) 실험 절차와 방법
3. 실험결과(Result)
1) 측정 결과의 도식적 표현
2) 측정 결과의 설명
4. 토론(Discussion)
1) 실험의 가설과 일치 여부
2) 실험 측정 결과의 해석 및
5. 결론(Conclusion)
6. 참고문헌(References)
본문내용
1.Introduction.
(1)Purpose of this Lab
이번 실험은 순차 논리 회로에 대해 기본 개념을 이해하고 4-bit up counter, 8-bit up down counter, 응용과제의 Moore State machine을 구현함으로써 순차 논리 회로를 직접 설계하는 과정을 통해 이론적인 내용과 실제 Simulation과 하드웨어 장비동작으로 검증해본다.
(2)Essential Backgrounds for this Lab
-Counter
입력펄스에 따라 미리 정해진 순서대로 상태 변이가 진행되는 레지스터를 카운터라고 한다. 입력펄스는 CLK- Pulse를 사용할 수도 있고 외부에서 얻을 수도 있다. 입력펄스의 시간 간격은 일정할 수도 있고 임의적일 수도 있다. 그리고 카운터는 어떤 사건의 발생 횟수를 세거나, 동작 순서를 제어하는 타이밍 신호를 만드는 데 사용된다. 카운터에는 리플 카운터와 동기식 카운터 두 종류가 있다.
<중 략>
Moor Machine code3
Testbench Code
Moor Machine simulaion
4개의 State(INIT,st1,st2,st3)을 생성한다. Output은 각각의 state에 하나씩 출력된다.
0$ => 4'b0000 (INIT state)
5$ => 4'b0100 (st1 state)
10$ => 4'b0010 (st2 state)
15$ => 4'b0001 (st3 state)
참고 자료
전전컴실험II_-_Lab_07_Sequential_Logic_Design_Ⅱ@_FSM_and_Clocked_Counter
디지털디자인(4판) 교보문구 (6장 레지스터와 카운터) pp.298~300
https://www.google.co.kr/#newwindow=1&q=4bit+up+counter (Counter Logic)