전전컴설계실험2-6주차결과
- 최초 등록일
- 2014.03.28
- 최종 저작일
- 2013.09
- 17페이지/ MS 워드
- 가격 1,500원
목차
1. 서론(Introduction)
1) 실험목적
2) 실험을 위해 필수 배경이론, 개념
3) 실험의 가설 및 근거
2. 방법(Materials and Methods)
1) 실험 도구 및 재료
2) 실험 절차와 방법
3. 실험결과(Result)
1) 측정 결과의 도식적 표현
2) 측정 결과의 설명
4. 토론(Discussion)
1) 실험의 가설과 일치 여부
2) 실험 측정 결과의 해석 및
5. 결론(Conclusion)
본문내용
1.Introduction.
(1)Purpose of this Lab
이번 실험은 1-bit 감산기와 4-bit 감산기를 구현하는 것이다. 1-bit 감산기에서 감산연산은 피감수비트의 반전비트와 감수비트의 가산연산으로서 작용이 포함되어 있기 때문에 감산논리회로는 가산논리회로를 포함하고 있다. 정확하게는 가산회로의 입력과 출력에 not gate만을 추가해준다. 그 결과 4-bit 감산기도 1-bit 감산기의 Ripple Carry방식의 연결로서 볼 수 있다. 이 점을 이용해 감산논리회로를 코드로 구현하고, FPGA모듈에 프로그래밍하여, 시뮬레이션과 하드웨어 장비동작으로 검증해본다. 그리고 Comparator의 개념과 구현방법을 이해하여 1-bit Comparator와 4-bit Comparator를 설계해본다.
<중 략>
Xilinx Modeling으로 1-bit 전감산기, 4-bit 전감산기, 1-bits Comparator, 4-bits Comparator를 구현하여 Simulation한 실험 예상값과 실제 장비를 통해 실험한 결과값에 오차나 오류 없이 완벽한 결과값을 얻을 수 있었다. 감산기의 결과를 확인하기 위해 자신의 학번의 짝수자리와 홀수자리의 차를 이용하여 동작을 확인하였는데, 학번2009440138에서 짝수자리 -> 2+0+4+0+3=9 홀수자리 -> 0+9+4+1+8=22(16을 빼서 6으로 계산) 를 이용하여 1)짝수자리-홀수자리, 2)홀수자리-짝수자리를 확인한 결과 0|0011 즉 +3의 값과, 1|1101 -3의 값을 확인 할 수 있었다.
참고 자료
없음