전전컴설계실험2-4주차결과
- 최초 등록일
- 2014.03.28
- 최종 저작일
- 2013.09
- 15페이지/ MS 워드
- 가격 1,500원
목차
1. 서론(Introduction)
1) 실험목적
2) 실험을 위해 필수 배경이론, 개념
3) 실험의 가설 및 근거
2. 방법(Materials and Methods)
1) 실험 도구 및 재료
2) 실험 절차와 방법
3. 실험결과(Result)
1) 측정 결과의 도식적 표현
2) 측정 결과의 설명
4. 토론(Discussion)
1) 실험의 가설과 일치 여부
2) 실험 측정 결과의 해석 및
5. 결론(Conclusion)
6. 참고문헌(References)
본문내용
1.Introduction.
(1)Purpose of this Lab
Xilinx ISE Design Suite S/W를 사용하여 기본 GATE와 ,Half_Adder, Full_Adder를 Schematic을 사용하여 로직설계한 뒤, Xilinx ISE Design에 있는 Simulation인 Behavioral Simulation (디바이스 고려 없이 설계한 Design File의 기능만으로 검증하는 시뮬레이션
결과 파형에 delay time의 요소가 없다.) 과 Timing Simulation (위의 Behavioral Simulation의 결과에 하드웨어적인 요소가 반영된 시뮬레이션 Target 디바이스와 핀 설정, 내부 Logic Cell 배치에 따라 delay Time의 결과가 달라진다.) 을 이용하여 미리 Input과 Output의 결과값을 확인한다. 그 다음에 실제 하드웨어 동작 상황에 대한 시뮬레이션.설계파일을 FPGA 모듈에 탑재시켜 HBE-ComboII-SE 장비 내에서 물리적으로 입출력을 구현한다.
<중 략>
7. Full-Adder의 Test Bench 파일을 생성한다.
8.Test Bench 파일에 입력 변수의 조건을 설정해주고, Simulation Runtime조정 뒤에 Test Bench 파일에 대한 시뮬레이션을 시작한다.
(2)Materials of this Lab
-Computer & Xilinx ISE Design Suite 14.2
-HBE-COMBOII-SE
-JTAG programming USB cable
(3)Matters that require attentions
실제로 실험을 할 때 FPGA MODULE에 탑재하기 전에 Xilinx로 - 로직 설계 후 시뮬레이션을 통해 동작을 검증한 후에 프로그래밍해야 오류를 방지할 수 있다.
참고 자료
http://terms.naver.com/entry.nhn?docId=857275&cid=391&categoryId=391
네이버 전가산기
http://greatrr.tistory.com/10 - 4-bit-Full Adder
http://terasystems.co.kr/30160772079 - FPGA란 무엇인가?
전전컴실험II_-_Lab_02 HBE-COMBO II -SE VerilogHDL