(예비)OP-AMP 기본 실험
- 최초 등록일
- 2012.12.28
- 최종 저작일
- 2012.10
- 17페이지/ 한컴오피스
- 가격 2,000원
소개글
OPAMP기본 시험 전자회로실험 예비레포트입니다. 해피캠퍼스에 전자회로실험 레포트가 많이 부족하더라구요.특별히 이건, 성균관대학교 전자회로실험 레포트입니다. 아마 최초업로드라 매우 중요한자료가아닐까 생각이됩니다. 송봉식 교수님이 담당하신 수업이구요.그당시 수업 A+받았고, 레포트점수도 만점이었습니다.필요소자 분석, 전체회로도 분석 및 Psim을 이용한 시뮬레이션 분석까지 그야말로 완벽합니다.참고하시고 많은도움되셨으면 합니다.
목차
1. 실험목적
2. 기구 및 실험장치
3. 기초이론
4. 시뮬레이션 결과
5. 참조
본문내용
1. 실험목적
전압증폭기를 이용한 OP-AMP설계를 수행함으로서 실질적 제작 감각을 늘리고, 전자회로의 전산모사 및 제작을 바탕으로 실무적이고 현실적인 공학접 접근법의 이해와 전자회로제작 능력을 키우는데 목적으로 한다.
이번 실험에서 제작을 수행하고자 하는 회로는 (Non-inverting Amplifer) (Inverting
Amplifier) (Op-amp Integrator) (Op-amp Differentiator)이다.연산 증폭기는 한개의 차동 입력과, 대개 한 개의 단일 출력을 가지는 직류 연결형 (DC-coupled) 고이득
전압 증폭기이다. 하나의 연산 증폭기는 그 입력 단자 간의 전압 차이보다 대개 백배에서 수 천배 큰 출력 전압을 생성한다. 이득과 같은 최종 요소의 특성이, 온도 변화와 op-amp 자체의 불균일한 제조상태에 거의 의존하지 않고, 외부 부품(component)에 의해서 설정되기 때문에 회로 설계에서 인기가 있다.
2. 기구 및 실험장치
[인두, 납땜용 납, 송진, 납흡입기, 만능기판]
실험에 필요한 소자들
① TL072CP 1개 (Datasheet 참조- Low noise JFET input OP amp, 2 stage in 1 package)
② 저항 4.7k, 1k 1개, 100k 2개, 10k 1개, 2.2k 1개
③ 0.01uF 3개, 0.001uF 1개
참고 자료
Microelectronic Circuits(Sedra, Smith, Microelectronic Circuits, Korean Edition, Chapter3-5)
연산증폭기(OP-AMP)/ 이상적인 연산 증폭기 /http://cad.knu.ac.kr/micro/opamp/op-detail.html