디지털 시계 설계 발표자료
- 최초 등록일
- 2012.05.29
- 최종 저작일
- 2012.03
- 15페이지/ MS 파워포인트
- 가격 1,000원
소개글
Altera사의 Excalibur칩을 사용한 SoC설계및 검증 도구인 Huins사 SoC Master에 알맞은 시계를 verilog코드 작성에서부터 실제 구현까지 직접해봄으로서 SoC 설계 과정에 대해 전반적인 이해를 할 수 있을것이다.
목차
1. 서론 및 설계목표
2. 설계계획
3. 설계과정
4. 작동시범
5. 결과 및 고찰
6. 참고문헌
본문내용
1. 서론 및 설계 목표
Altera사의 Excalibur칩을 사용한 SoC설계및 검증 도구인 Huins사 SoC Master에 알맞은 시계를 verilog코드 작성에서부터 실제 구현까지 직접해봄으로서 SoC 설계 과정에 대해 전반적인 이해를 할 수 있을것이다.
2. 설계 계획
소스코드 작성
회로구성
BFM검증(rtl,Timing)
Full stripe검증(rtl,Timing)
작동점검
3. 설계과정
6진 카운터 2개
10진 카운터 2개
12진 카운터 1개
Mode 선택기 1개
Tri segment decoder
클럭 생성기
<중략>
작동이 잘됨!
But!
많은 시행착오와 실수가 있었음
설계에 앞서 사전공부와 이해가 필요
참고 자료
(주)휴인스 기술연구소,「ARM922T Core를 이용한 SoC 설계 및 응용」,홍릉과학출판사
송태훈,「(ARM9 core를 이용한) 시스템온칩 및 임베디드시스템 설계」,홍릉과학출판사