논리회로실험 기초 ( Or cad사용법 및 논리게이트 기초)
- 최초 등록일
- 2011.11.21
- 최종 저작일
- 2010.03
- 12페이지/ 한컴오피스
- 가격 1,000원
소개글
논리회로 설계를 위한 논리 게이트의 기초 실험을 한 결과레포트로
Or cad와 실제 브레드보드 실험을 함
목차
1.OR CAD 사용법 ( 단, 논리 소자 시뮬레이션 만)
2.Gate 소자 익히기
본문내용
실험목표
Or cad 기능 가운데 schematic Capture를 이용하여 논리 회로를 작성하고 Simulation을 통해 입력신호와 출력신호를 분석해 본다.
실험A. 기본 게이트 출력
다음의 회로를 OrCAD의 Capture 기능을 이용하여 작성하고, AND게이트와 OR게이트의 Simulation 기능을 통해 동작을 확인해 본다.
Capture에서 작성한 기본게이트 회로도
신호를 어떻게 줄 것인지 설정
.
.
AB 연산 1ns AB+C 까지 2ns 정도의 시간이 걸린다.
실험B. De Morgan의 정리 응용
NAND게이트를 이용하여 OR게이트를 구현하는 회로를 OrCAD의 Capture기능을 이용하여 작성하고, Simulation 기능을 통해 동작을 확인해 본다.
Capture에서 작성한 De morgan 응용 회로도
Run
실험A와 마찬가지로 1게이트 통과할 때마다 1ns 정도 시간이 소요된다.
.
.
따라서 이 회로의 결과는 단순히 OR 게이트의 결과와 같다는 것을 알았다.
3. 앞으로 이 과목에서 자주 쓸 OrCAD의 사용법을 익히고 연습 할 수 있었고, AND, OR, NOT, NAND, NOR 각 게이트의 성질을 알 수 있었는데, ORCAD는 신호전파시간의 영향까지 고려하여 시뮬레이션 하므로써 실제 회로의 작동을 조금 더 정확하게 미리 알 수 있었다.
참고 자료
디지털 논리 회로 설계