구형파 발생기 회로 구성 및 시뮬레이션 결과 예비레포트
- 최초 등록일
- 2011.04.22
- 최종 저작일
- 2010.07
- 19페이지/ 한컴오피스
- 가격 3,500원
소개글
구형파 발생기 회로 구성
목차
없음
본문내용
<회로도 분석>
■ sum 파형에서 10KHz의 sin파를 추출하기 위해 High Pass Filter가 필요하다. 회로 구성에서는 3개의 High Pass filter와 1개의 Low Pass filte로 구성하였다. 이 필터의 주된 목적은 6KHz와 10KHz를 구분하는것이다.
■ Low Pass filter를 달아준 이유는 랜덤한 10KHz이상의 노이즈를 제거 하기 위해 하나를 달아 주었다. High, Low 모두 많이 달아 줄수록 10kHz 출력이 정확해 지지만 하나의 15V input 조건에 의해 많이 모든 엠프를 구동 할 수 있을만한 에너지 조건에 의해 4개까지 구성하였다.
■ Highpassfilter 에서는 9kHz Cut-off-Freq로 정하였고 C=1nF으로 고 정후 R=12.5K로 설정하였다.
공식적용.
■ Lowpassfilter 에서는 11kHz Cut-off-Freq로 정하였고 C=1nF으로 고 정후 R=10.2K로 설정하였다.
■ 단순 필터 회로만 구성하면 증폭이 줄어든 출력파형이 나온다. 따라서 마지막 High-pass filter에서 반전 궤환 루프에 Rf = 13.5KΩ R = 10KΩ를 구성하여 증폭 하였다.
참고 자료
[1] Sedra, Adel S. Smith, Kenneth Carless. Microelectronic circuits 5th ed. New York : Oxford University Press, 2004.
[2] 허찬욱. 연산증폭회로 및 전원회로 (Operational amplifier circuit). 복두출판사. 2002.
[3] 박건작. 연산증폭기 (OP-AMP). BooksHill. 2006.
[4] 컬러로 배우는 전자회로 / 신윤기 저
[5] Basic Engineering Circuit Analysis 8Th Edition / J.David Irwin
[6] Pspice 기초와 활용 Ver 10.X / 최 평, 조용범, 목형수, 백동철 공저
[7] 전자회로실험 / 이성호, 최창규 공역
[8] 네이버 백과사전