TTL-Logic 예비보고서
- 최초 등록일
- 2011.03.10
- 최종 저작일
- 1997.01
- 11페이지/ 한컴오피스
- 가격 1,000원
소개글
기본 논리 게이트, 계측장비(오실로스코프,파워서플라이, 함수발생기), 부울대수
목차
없음
본문내용
◎ 기본 논리게이트(Logic Gate)에 대하여 설명하시오.
→ 논리 게이트는 일반적으로 1개 이상의 입력 단자와 하나의 출력단자로 구성되는 기본적인 논리회로를 일컫는다.
→ 논리 회로를 구성할 때는 불 대수와 진리표, 카르노 도표 등의 방법을 이용하여 논리식을 최소화 하고, 이렇게 최소화된 식을 기본 논리 게이트들로 구성하여 만들게 된다.
※ 컴퓨터 회로를 구성하는데 필요한 기본적인 논리 게이트에는 논리곱(AND),
논리합(OR), 논리부정(NOT) 등이 있다.
○ 논리곱 (AND)
→ 입력이 모두 1일 때만 결과가 1이 되는 논리 게이트
▶논리곱의 연산자는 ` . ` 또는 ` × ` 로 표시.
▶논리식은 F=A . B 혹은 F = A × B 으로 표시
입력이 모두 1일 때만 결과가 1이 되는 논리 게이트
특징
진리표
논리 기호
논리식
스위칭 회로
○ 논리합 (OR)
→ 입력이 하나라도 1이면 출력이 1이 되는 논리 게이트 즉, 모든 입력이 0일 때만출력이 0이 된다.
▶ 논리합의 연산자는 ` + ` 로 표시. ▶ 논리식은 F=A+B 표시
입력이 하나라도 1이면 출력이 1이 되는 논리 게이트
참고 자료
없음