실험 8예비. Output Stage
- 최초 등록일
- 2010.09.12
- 최종 저작일
- 2010.05
- 12페이지/ 한컴오피스
- 가격 2,000원
소개글
Class-A, Class-B, Class-AB Ouput Stage를 각각 설계하고 PSPICE 시뮬레이션으로 확인해본다.
목차
1. 실 험 목 적
2. 실 험 이 론
3. PSPICE Simulation
본문내용
1. 실 험 목 적
Class-A, Class-B, Class-AB Ouput Stage를 각각 설계하고 PSPICE 시뮬레이션으로 확인해본다.
2. 실 험 이 론
1) Class-A Amplifier
Class-A Amplifier는 bias점이 Cut-off voltage의 1/2 이하 일 때의 증폭기를 말한다. 여기서 Cut-off는 진공관의 전류가 흐르지 않게 되는 상태라고 정의할 수 있다. 이 증폭기는 다음과 같은 특징을 가지고 있다
∎ 효율이 낮다(직렬 부하 시 최대 12.5%, 병렬 부하 시 최대효율 25%).
∎ 찌그러짐이 적다.
∎ 주로 소신호 증폭용으로 많이 사용된다.
∎ 360°의 전체 입력 사이클에 대해 출력에서 선형 동작한다.
∎ Emitter follower는 낮은 출력저항을 가지므로 일반적인 A급 출력 단이다.
∎ 교류부하선은 대 의 모든 가능한 결합을 나타내는 그래프이며 주어진 증폭기로부터 최대한 가능한 출력전압의 를 나타낸다.
∎ 최대 를 증폭기의 compliance라고 하며, 증폭기의 compliance는 와 로부터 와 의 최대 가능한 값의 결정에 의해 찾게 된다.
참고 자료
없음