실험7. 삼각파 발생 회로(예비)
- 최초 등록일
- 2008.08.07
- 최종 저작일
- 2007.03
- 7페이지/ 한컴오피스
- 가격 1,500원
소개글
아주대학교 실험교재에 맞춰 작성한 실험 보고서 입니다. 제가 직접작성했구요. 이 보고서를 이용해서 운이 좋았는지 A+를 받았습니다.
목차
1. 실험목표
2. 실험장비 및 부품
3. 실험관련 이론
4. 실험방법
5. Computer Simulation(PSPICE)결과
본문내용
1. 실험목표
연산증폭기를 이용한 비교기, 적분기의 동작을 기초로 한 구형파 및 삼각파 발생회로의 동작을 이해한다.
2. 실험 장비 및 부품
1) 직류가변전원 : ±15V
2) 오실로스코프
3) DVM(Digital Volt Meter)
4) OP-Amp : μA741(2개)
5) 저항 : 10㏀(2개), 4.7㏀(1개), 15㏀(1개), 20㏀(1개)
6) 캐패시터 : 0.1㎌(1개), 1㎌(1개)
3. 실험관련 이론
1) 삼각파 발생회로
슈미트리거 회로를 이용하여 발생된 사각파를 적분기를 이용하여 삼각파로 바꾸어 주는것이 삼각파 발생회로의 기본이다. 아래의 그림과 같이 스위치를 이용하여 사각파 입력만 이루어진다면 적분기를 이용하여 삼각파를 만드는 것은 어려운 일이 아닐 것이다.
실험에서는 다음과 같은 과정을 통해 삼각파를 발생시킨다.
IC1은 슈미트 트리거 회로로 동작하며 IC2는 적분기로 동작한다. 처음에 전원이 켜지는 순간, 슈미트 트리거 회로의 출력(A 지점)은 아니면 값을 가지게 된다. 이 회로에서 파형이 나오는 과정을 설명하기 위해 처음의 슈미트 트리거 회로 출력을 이라고 하겠다. A 지점에서의 전압이 일 때 전류는 저항 R1에서 캐패시터 C로 흐른다. 전하가 캐패시터에 축적되면서, 캐패시터 양단에 걸리는 전압은 상승하게 된다. 이 때 IC2의 inverting 입력단자는 virtual ground 상태로 거의 0V로 고정되어 있기 때문에, 캐패시터 반대쪽 단자인, IC2의 출력전압(B 전압)이 낮아지게 된다
참고 자료
없음