연산증폭기를 사용하고 있는 기기
- 최초 등록일
- 2008.12.24
- 최종 저작일
- 2008.11
- 12페이지/ 한컴오피스
- 가격 2,500원
소개글
연산증폭기(op-amp)를 다루고 있는 리포트로서 전기, 전자를 공부하시는 분들께 많은 도움이 되시길 바랍니다.
목차
1. 서 론
2. 본 론
3. 고 찰
4.결론
본문내용
1. 서론
≫ 연산증폭기는 무엇인가?
연산증폭기는 말 그대로 연산을 위해 만들어진 증폭기이다. 연산증폭기의 내부는 수많은 트랜지스터로 구성되어 있고, 잘 정의된 외부 단자 특성을 갖고 있으며, 집적 회로패키지로 상품화되어 있기 때문에, 엄밀한 전자 소자라고 하기보다는 회로 빌딩 블록이라 할 수 있다.
연상증폭기가 많이 사용되는 이유 중의 하나는 그것의 다용도성이다. 연산 증폭기는 아날로그 전자회로 설계에 있어서 만능이라 할 수 있을 정도로 그것만 있으면 무엇이든지 만들 수 있다. 또 하나의 중요한 점은 , 집적 회로로 만들어진 연산증폭기는 거의 이상에 가까운 특성을 가진다는 점이다. 이는 연산 증폭기를 사용해서 회로를 매우 쉽게 설계할 수 있음을 의미한다. 비록 연산증폭기의 내부 회로는 다소 복잡하지만, 그것의 단자 특성이 거의 이상적이기 때문에 우리는 연산증폭기를 하나의 호로 소자로 다룰 수 있으며, 또 그 내부 구조에 대한 특별한 지식없이도 연산증폭기를 강력한 회로 설계에 사용할 수 있을 것이다.
참고 자료
(1) 권오규외 4명, 연산증폭기 회로설계 및 응용, p.3
(2) 김익수, 전자의용공학(상), p.385
(3) 박건작, 연산증폭기, p.34~p.38
(4) 권오규외 4명, 연산증폭기 회로설계 및 응용, p.58
(5) 류장렬, 반도체소자공학, p.302~p.304
(6) 박건작, 연산증폭기, p.152
(7) 정주진외 1명, 전자공학학회논문집SC 2000 Vol.37 NO.2, p.29~p.36
(8) 권오규외 4명, 연산증폭기 회로설계 및 응용, p.218~p.286