전자회로 실험 보고서-연산 증폭기
- 최초 등록일
- 2016.11.09
- 최종 저작일
- 2016.10
- 8페이지/ 한컴오피스
- 가격 2,000원
* 본 문서는 한글 2005 이상 버전에서 작성된 문서입니다.
한글 2002 이하 프로그램에서는 열어볼 수 없으니, 한글 뷰어프로그램(한글 2005 이상)을 설치하신 후 확인해주시기 바랍니다.
소개글
사이텍미디어-전자회로실험
연산증폭기 실험 만점 받은 보고서 입니다.
목차
1. 실험1 반전증폭기
2. 실험2 비반전 증폭기
3. 실험3 전압-전류 변환기
4. 실험4. 전류-전압 변환기
본문내용
실험1. 반전증폭기
(중략)
첫 번째로 실험한 반전증폭기 회로는 위와 같다. 비반전 단자는 접지에 묶여있고 입력은 반전단자에 들어오는 회로로, 입력신호와 극성이 반대인 출력신호를 내어준다. 즉, 입력신호와 출력신호의 위상차가 180°가 될 것임을 알 수 있다. ‘반전증폭기’라는 이름이 붙은 이유이다.
반전 증폭기의 출력
위 회로도에서 알 수 있듯이, 반전 단자에 feedback이 걸려있으므로 반전단자의 전위와 비반전 단자의 전위가 같아진다고 하는 현상, imaginary short에 의해 과 가 만나는 노드의 전압은 비반전 입력단이 접지에 연결되어 있으므로, 즉 비반전 입력단의 전위가 0V이므로 0V임을 알 수 있다.
또한, 위 회로도에서 전류의 흐름을 알아보기 위해 전압원에서 을 지나는 전류를 , 반전 단자가 묶여있는 노드에서 를 지나는 전류를 , 같은 노드에서 반전 단자로 흐르는 전류를 라고 하자. 과 가 만나는 노드에서 KCL식은 = + 이다.
이때 이상적인 증폭기라고 가정하면, 증폭기의 반전 단자 쪽만을 바라볼 때의 저항은 ∞이므로, 를 무시할 수 있다. 그러므로 위 KCL식은 = 로 축약된다.
(중략)
실험과정
실험1은 를 1KΩ으로 두고, 을 바꿔가며 그때마다의 입/출력을 관찰하는 실험이었다. 주어진 회로도를 따라 브레드 보드에 회로를 구성하고, function generator를 1kHz 정현파로 설정하고 오실로스코프로 입력파형을 관찰하며, digital multimeter로 출력전압을 측정하였다.
이때 실험의 제한조건으로 function generator의 amplitude는 출력 파형을 보면서 정현파의 모양이 왜곡되기 바로직전까지의 최대 amplitude로 맞춰야 했다. 즉 포화영역 직전의 최대 전압을 인가해야했다.
참고 자료
없음