종합설계 신호등 제어 중간보고서
- 최초 등록일
- 2009.07.20
- 최종 저작일
- 2009.05
- 21페이지/ MS 파워포인트
- 가격 3,000원
소개글
종합 설계 신호등 제어를 위한 정보
목차
팀원 소개
설계 동기와 목적
이론
종합 설계 방향
설계 과제 서론
H/W 블럭도
순차 블럭도
설계 실습
차후 추진 일정
소요 예산
Q & A
본문내용
설계 동기와 목적
적색 신호등의 무료한 신호 대기 시에 운전자의 집중력을 높이고 지식 부가 가치 산업의 가속화에 따른 정보의 필요성으로 대기 시간에 정보 전달하고자 디지털회로와 LCD를 접목.
1. CPLD(FPGA), LCD, Regulator 등 각 device 이해 :
반도체 및 전자회로 기초지식 습득.
2. 전원부를 포함한 H/W 설계 :
아날로그 및 디지털회로 설계 능력 습득.
3. Verilog HDL을 이용한 신호등 제어기 설계 :
디지털 집적회로 설계능력 습득.
4. LCD& LED Display 설계 :
효과적인 정보전달 방법 습득.
이론
CPLD
- PLD(Programmable Logic Device) :
1. 반도체 제조업체 측에서 보면 일반적인 용도에 판매되므로 일반 범용성 Chip.
2. 사용자 측에서 보면 사용자 요구에 맞게 Programming 하여 사용할 수 있으므로 ASIC 범주.
3. 최근 PLD는 그 특이한 특성으로 자신만의 범주로 독립분류.
- PLD의 종류
1. 낮은 gate density(수십에서 수백 Gate)의 SPLD(Simple PLD).
2. 기본적인 GAL(Generic Array Logic) 구조를 수십에서 수백까지 조합시킨 CPLD(Complex PLD).
3. ASIC의 Gate Array 방식을 도입 수천에서 수백만 Gate를 현장에서 간단하게 Programming 할 수 있도록 개발된 FPGA(Field Programmable Gate Array)로 분류.
참고 자료
없음