1. 4비트 덧셈기 회로도 2. 재료 목록 pin pin hole 3. 동작 원리 위의 7486 IC는 EX-OR 게이트로 한쪽입력은 VCC가 가해져 HIGH 상태인 1이 되고 다른 한쪽은 GND가 가해져 LOW 상태인 0이 된다. 그러므로 배타적 논리합에 의해 출력 ..
4bit up/down counter [회로도] [시뮬레이션 결과] [결과 분석] 처음 MUX에서의 출력은 S신호가 0⇒B, 1⇒A가 출력되고, 그 출력을 입력으로 받는 MUX_FF는 rising edge trigger로 동작하고, 4bit counter는 이 출력을 ..
1. 개 요 ALU는 중앙처리장치의 일부로서 컴퓨터 명령어 내에 있는 연산자들에 대해 연산과 논리동작을 담당한다. 몇몇 프로세서들에서는 ALU가 연산장치(AU)와 논리장치(LU)의 두 부분으로 나뉘어져있는 경우도 있다. 또, 어떤 프로세서들은 1개 이상의 AU가 장착된..
1. 제목 : 32bit instruction simulator 구현 2. 목적 : 32bit instruction simulator 구현하고 dataflow를 관찰한다. - 수업시간을 통해 학습한 RTL 구조를 이해하고, 관련 지식을 바탕으로 C언어로 simulati..
나는 이 시대 최고의 지성들이 굶주리고 히스테리컬하고 벌거벗은 채 마약주사를 찾아 새벽녘 흑인가를 헤매며 광기에 의해 파멸해 가는 것을 보았다. 천사의 머리를 한 히피들은 밤의 기계 속 별빛 발전기와 고대의 교류를 시도하기 위해 하늘에 번제를 드리고 있다. 그들은 재즈..
BIT(BT 생명공학기술 IT 정보통신기술 융합)의 개념, 현황, BIT(BT 생명공학기술 IT 정보통신기술 융합)의 발전방안, 향후 BIT(BT 생명공학기술 IT 정보통신기술 융합)의 전망 분석 Ⅰ. 서론 Ⅱ. BIT(BT 생명공학기술 IT 정보통신기술 융합)의 개념..
◆ 비트 가상공간에서 모든 것은 물질로부터 벗어나 ‘비트(Bit)'의 형태로 전환된다. 비트란 물질을 잘게 나누어 ‘더 이상 나눌 수 없는’ 단형의 형질로 변환시킨 최초의 정보단위로, 마치 분자화된 물질과 같다. 각각의 비트는 본래의 물질적 결박상태로부터 벗어나 독립된..
16bit ALU @ 동작 CODE 동작 FLAG 비고 0000 Y←A Z transfer 0001 Y←A+1 C, Z, V, N increment 0010 Y←A+B C, Z, V, N add 0011 Y←A+B+CI C, Z, V, N add with carry 0..
Digital Logic Design Project #1 Title: Design and Synthesis of 32-bit CLA(Carry-Lookahead Adder) 1. Title : Quartus2를 통한 32-bit CLA(Carry-Lookahead Ad..
“비트로 시스 ” < 목 차 > 1. 비트로시스 소개 8. 핵심 전략 ? 비트로시스란? ? 이색제휴 2. 보고서 계획 및 문제점 9. 기대 효과 ? 중간 계획 ? 계획의 문제점 3. 새로운 방향 ? 새로운 방향 4. 비트로시스 상황분석 ? 자사분석 ? 산삼 시장 분석 ..
REPORT ( 4비트 가감산기 설계 ) 4비트 가감산기 1. 목적 FA 4개를 직렬로 연결하여 4-bit 가감산기를 설계한다. 설계를 통하여 가감산기 입력에 따른 출력 특성을 이해할 수 있다. 2. 4비트 가감산기 논리회로설계 3. VHDL을 이용한 4비트 가감산기..
3. 결론 동작적 표현(Behavioral Representation)은 설계하고자 하는 하드웨어의 구조와는 관계없이 시스템의 동작을 알고리즘 레벨에서 C프로그래밍과 같이 표현하는 것을 말한다. VHDL의 동작적 표현을 위한 가장 일반적인 구문으로서 사용되는 것이 프로..
11. 12 설계실습 10. 4-bit Adder 회로 설계 아날로그 및 디지털 회로 1 목 차 1 부울 대수 2 디지털 시스템 3 4-bit Adder (74LS83) 4 설계실습 계획 2 부울 대수 부울 대수의 정의 인간 추론 영역에서의 논리: 어떤 조건(cond..
디지털설계 CLA(Carry Look ahead Adder)를 이용한 16bit 고속 가산기 설계 ■ RCA(Ripple Carry Adder) ? 여러 bit를 가지는 두 수를 더하기 위한 간단한 형태의 가산기로 더하고자 하는 bit 수만큼 전가산기를 연결하여 제작..
◆ Title : 4 Bit Ripple Carry Adder 제작 ◆ VHDL Code -- ::: micro_01.vhd ::: - component 를 이용하여 하나의 1비트 full adder를 만든 후 4개를 이어서 제작. - 초기 carry는 ‘0’을 입력...
1-3) 32-bit ALU32-bit ALU는 1-bit ALU 31개와 MSB ALU 한 개의 연결로 구성이 된다. 32-bit ALU 는 32개의binary 값으로 표현 될 수 있는 수에 대해서 산술 및 논리 연산이 가능한 ALU이다. 연결에 대한 자세한 내용은 ..
실험7-(1) SR 래치의 특성 ? 회로도 ? 시뮬레이션 결과 실험7-(2) Enable이 있는 SR 래치 ? 회로도 ? 시뮬레이션 결과 실험7-(3) 7474 TTL (D 플립플롭)의 동작 확인 ? 회로도 ? 시뮬레이션 결과 실험7-(4) 4비트 시프트 레지스터 ? ..