[중앙대학교 3학년 1학기 전자회로설계실습] 결과보고서2 구매 시 절대 후회 없음(A+자료)
- 최초 등록일
- 2023.08.28
- 최종 저작일
- 2019.04
- 10페이지/ 한컴오피스
- 가격 1,000원
소개글
중앙대학교 3학년 1학기 전자회로설계실습 보고서입니다.
총학점 4.4x 로 졸업한 졸업생의 실험보고서로 A+ 받은 자료입니다.
구매 시 절대 후회 없을 것이라 장담합니다.
보고서 분량도 많고, 보고서 내에 회로도, 그래프, 차트 등 포함되어 있습니다.
목차
1. 요약
2. 서론
3. 실험결과
4. 결론
본문내용
첫 번째 실험에서는 Offset Voltage를 측정하는 회로를 설계하였다. 그 후 Open Loop Gain을 구하고 출력의 결과를 분석하였다. -open loop일 때 이 출력은 power supply로 공급되는 전압이 15V 이상으로 높아질 수가 없다. 따라서 15V이하의 최대 출력 값이 나옴을 확인하였다.
그리고 Offset을 측정하는 실험을 진행하였다. Gain이 다른 두 개의 증폭기를 설계하여 파형을 측정하였다. 이 때의 Offset voltage를 측정하였다. -Gain이 100V/V일 때는 V _{os}=0.000232V, Gain이 1000V/V일 때는 V _{os}=0.0240V
또 slew rate를 측정하는 회로를 설계하고 Data sheet의 slew rate와 비교하였다. Data sheet의 slew rate값은 minimum 2.5V/
mu s이다. 실험에서는 측정된 slew rate값은 0.333V/
mu s이므로 Data sheet의 범위를 만족했다.
두 번째 실험에서는 Integrator를 설계하였다. R _{F}값이 클 때, 적당할 때, 작을 때의 파형을 오실로스코프를 통해 관찰하고 PSPICE 출력파형과 비교하였다. -모든 경우에서 PSPICE와 오실로스코프의 파형에 차이가 있었다. 그 차이는 offset voltage가 계속 변하는 PSPICE의 경우와, offset voltage로 인해 커패시터가 이미 충전된 상태에서의 화면을 보여주는 오실로스코프의 경우에서 기인한다고 보여진다.
input pulse의 크기를 2V, 주파수를 250Hz로 설정하고 R=R _{F} =1k OMEGA , C=0.47
mu F로 설계하였을 때 입력전압이 인가되고 2ms뒤의 V _{0}값이 보이도록 출력파형을 분석하였다. 이론 값과 비교하였다.
-출력된 전압은 1.80V이고 오차율은 7.22%이다.
참고 자료
없음