홍익대학교 디지털논리실험및설계 9주차 예비보고서 A+
- 최초 등록일
- 2023.03.21
- 최종 저작일
- 2022.03
- 6페이지/ 어도비 PDF
- 가격 1,500원
소개글
"홍익대학교 디지털논리실험및설계 9주차 예비보고서"에 대한 내용입니다.
목차
1. 실험 준비
1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하고 (MR)’의 역할에 대하여 설명하시오. 왜 입력이 A와 B로 나누어져 있는지 설명하시오
1.2 존슨 카운터와 링 카운터에 대하여 설명하시오
1.3 응용 실험 (2)에서 초기화 하는 과정을 자세히 서술하시오.
2. 실험 결과
2.1 기본 실험 (1)
2.2 기본 실험 (2)
2.3 응용 실험 (1)
2.4 응용 실험 (2)
2.5 응용 실험 (3)
본문내용
1.1 8-bit Serial-in Parallel-out Shift Register 74164의 datasheet를 확인하고 (MR)’의 역할에 대하여 설명하시오. 왜 입력이 A와 B로 나누어져 있는지 설명하시오.
우선 8-bit Serial-in Parallel-out Shift Register 74164에서 Vcc와 GND를 몇 번 pin에 연결해야 하는지 확인해야 하고, 입력과 출력을 몇 번 pin에 연결해야 하는지 확인해야 합니다. 74164 datasheet의 LOGIC DIAGRAM에서 확인할 수 있듯이 직렬연결된 8개 D Flip-flop의 (CLR)’ 각각이 하나의 입력 신호 (MR)’로 묶여져 있기 때문에 (MR)’에 Active 입력 신호를 주면 8개의 D Flip-flop이 일괄적으로 Reset 상태가 됩니다. 첫 번째 D Flip-flop으로 들어가는 입력 A, B를 AND gate를 거치게 함으로써 A, B 중 하나의 입력은 D Flip-flop의 Data input으로, 나머지 하나의 입력은 Enable처럼 사용할 수 있습니다. 예를 들어 A AND 1 = A이고 A AND 0 = 0인 경우 B 입력은 Enable처럼 동작하게 됩니다. 기존의 방식처럼 사용하고자 한다면 A, B 동시에 같은 입력을 넣어주면 됩니다
참고 자료
없음