핵심이 보이는 전자회로실험 20장 결과보고서
- 최초 등록일
- 2021.12.29
- 최종 저작일
- 2021.11
- 8페이지/ MS 워드
- 가격 1,000원
소개글
핵심이 보이는 전자회로실험
책을 두고 진행하였습니다.
목차
1. 실험 개요 및 목적
2. 실험 절차
3. 실험 회로도
4. 실험 결과 및 결과 정리
5. 결론 및 고찰
본문내용
1. 실험 개요 및 목적
1-1 시뮬레이션을 통해 OP Amp 비반전증폭기의 동작 특성을 예측한다.
1-2 OP Amp 비반전증폭기의 회로 구성과 동작을 확인한다.
1-3 OP Amp 전압 팔로워의 동작을 확인한다.
연산증폭기를 이용한 반전증폭기회로로 입력신호 v_s가 저항 R_1을 통해 반전단자로 인가되고 출력신호 v_o는 저항 R_2를 통해 반전단자로 귀환되어 부귀환을 형성되는 모습이다. 연산증폭기의 두 입력단자로 들어가는 전류가 무시할 수 있을 정도로 작다면 반전증폭기의 전압이득은 다음과 같이 나타낼 수있다. 이는 A_od가 유한한 값을 가질때의 공식이다.
A_V= (〖-R〗_2+ R_1)/(1+ ((1+R_2/R_1 ))/A_od )
전압이득에서 마이너스 부호는 입력전압과 출력전압의 위상이 반전 관계임을 의미하고 A_od는 연산증폭기의 개방회로 이득을 나타내며 대략 100V/mV 이다. 만일 A_od가 무한대의 값을 가질 경우 전압이득은 다음과 같다.
A_v= -R_2/R_1
반전증폭기에 2개 이상의 입력이 인가되면 반전 가산증폭기로 동작한다. v_s1, v_s2를 가산하는 반전 가산증폭기 회로의 그림이며 이 회로에서는 출력신호 v_o는 저항 R_F를 통해 반전단자로 귀환되며 부귀환을 형성한다. 이상적인 연산증폭기의 특성을 이용하여 출력전압을 구하면 다음과 같다.
v_o=-( R_F/R_1 v_s1+ R_F/R_2 v_s2 )
R = R_1= R_2인 경우는 출력전압 v_o=-(R_F/R)(v_s1+ v_s2) 가 되며 두 입력신호를 가산한 후 이득 〖-R〗_F/R만큼 증폭하는 회로로 동작하게 된다.
R_1= R_2=2R_F인 경우 두 입력신호릐 평균값을 출력하는 회로로 동작한다.
2. 실험 절차
21-1) OP Amp 비반전증폭기의 출력전압 측정하기
실험회로를 부품 배치도를 참조하여 구성한다.
V_CC=10V 와 V_EE=-10V가 되도록 연결하고 극성이 반대가 됨에 유의한다.
함수발생기의 전원을 킨 뒤 정현파 출력 모드로 설정한 뒤 주파수가 10Hz, 진폭이 100mV가 되도록 설정한 후 오실로스코프로 확인한다.
V_s의 첨두 – 첨두값을 측정하고 V_o의 첨두 – 첨두값을 측정하여 R_2=10KΩ 칸에 기록한다.
V_s와 V_o의 위상관계와 측정 파형을 위상과 크기를 고려해서 각각 기록한다.
참고 자료
없음