[부산대학교][전기공학과][어드벤처디자인] 7장 기본 논리회로 소자의 이해 & 8장 Multiplexer, Decoder 및 Encoder (7주차 & 8주차 예비보고서) A+
- 최초 등록일
- 2021.04.27
- 최종 저작일
- 2020.09
- 9페이지/ 어도비 PDF
- 가격 1,000원
* 본 문서는 PDF문서형식으로 복사 및 편집이 불가합니다.
소개글
부산대학교 전기공학과 어드벤처디자인 A+ 받은 보고서입니다.
목차
7장
1) 각 함수에 대해서 진리표를 구하시오.
2) 진리표를 이용해서 다음이 성립함을 보이시오.
3) AND, OR, NOT 게이트를 이용해서 함수 F=X'Y+XZ 의 논리 다이어그램을 그리시오.
4) NAND, NOT 게이트를 이요해서 함수 F=AB'+A'B의 논리 다이어그램을 그리시오.
5) 게이트의 팬인과 팬아웃에 대하여 조사하시오.
6) 다음 논리함수를 논리대수를 이용하여 증명하라.
7) 다음의 논리함수식을 간략화하라.
8) 다음의 논리함수를 NAND 및 NOT 게이트를 사용하여 논리회로를 구성하라.
9) 다음의 논리함수를 NOR 게이트와 NOT 게이트를 사용하여 논리회로를 구성하라.
10) 3비트 2진 입력을 가지며 그 입력이 소수이면 출력이 TRUE이고 아니면 FALSE의 출력을 가지는 논리회로를 설계한다. 대응되는 진리표를 작성하고 출력의 값이 1인 입력 최소항의 합으로 표현하는 SP 형 논리함수를 표현하라.
8장
1) 2:1 MUX를 확장하여 4개의 데이터입력, 2개의 제어입력 및 1개의 데이터 출력을 가지는 4:1 MUX를 설계하라
2) 4:1 MUX를 사용하여 다음의 논리함수에 대한 논리회로를 설계하라.
3) 8:1 MUX를 이용하여 다음의 논리함수에 대한 논리회로를 설계하라.
4) 디코더는 제어입력의 값에 따라 출력 중에 오직 하나의 출력이 0/1로 된다. 디코더가 n개의 입력변수로 구성되는 모든 최소항을 발생시키을 보여라. 1:2 디코더의 논리회로를 설계하라.
5) 디코더에 의해 발생되는 최소항은 OR게이트와 조합하여 n개의 입력변수를 가진 논리함수를 실현할 수 있다. 그러나 디코더와 OR게이트를 사용하여 논리함수를 구현하기 위해서는 논리함수가 기본적인 SP형으로 표현되어야 한다. 2:4 디코더를 이용하여 다음의 논리함수에 대한 논리회로를 설계하라.
6) 3:8 디코더를 이용하여 다음의 논리함수에 대한 논리회로를 설계하라. 또한 이 논리함수의 진리표를 작성하라.
7) 우선순위 인코더는 하나 이상의 여러 입력이 동시에 활성화 될 떄 우선순위가 가장 높은 입력에 대응되는 코드 혹은 주소를 발생시키는 소자이다. 4개의 입력을 가진 우선순위 인코더의 진리표를 작성하고 논리회로를 설계하라.
본문내용
<썸네일을 참고해주세요>
참고 자료
없음