[실험예비보고서] 기초전자실험 with PSpice 9장(노턴의 정리)
- 최초 등록일
- 2020.10.28
- 최종 저작일
- 2020.06
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
"[실험예비보고서] 기초전자실험 with PSpice 9장(노턴의 정리)"에 대한 내용입니다.
목차
1. 실험 목적
2. 실험 장비
3. 실험을 위한 기초이론
1) 노턴의 정리(Norton’s Theorem)
4. 실험 방법
1) 기본 회로 실험
2) 노턴 등가회로 실험
3) PSpice 시뮬레이션
5. 참고문헌
본문내용
1. 실험 목적
노턴 등가회로를 구하는 방법을 연습한다.
노턴의 정리를 실험으로 확인한다.
<중 략>
3. 실험을 위한 기초 이론
테브난의 정리를 이용하면, 복잡한 회로망을 간단한 등가회로롤 만들 수 있다. 테브난의 정리와 비슷하게 회로망을 등가전류원 및 병렬연결 된 등가저항으로 단순화하는 노턴의 정리(Norton’s Theorem)가 있다. 이번 실험엔 노턴의 정리에 대해서 알아볼 것이다.
1. 노턴의 정리(Norton’s Theorem)
노턴의 정리는 ‘전원이 포함된 회로망은 하나의 등가전류원 및 병렬로 연결된 등가저항으로 바꿀 수 있다.’로 정의된다.
●노턴 등가회로를 구하는 과정●
(1) 부하저항을 제거하고, 단락된 단자를 만든다.
(2) 단자 간의 흐르는 전류(등가전류원 IN)를 구한다.
(3) 전원을 제거하고, 단자 쪽에서 바라본 등가저항 RN을 구한다.
(4) IN과 RN을 병렬로 연결하여 노턴 등가회로를 완성한다.
4. 실험 방법
기본 회로 실험
(1) 실험 회로를 구성하라. 저항 R1 = R2 = 300[Ω], R3 = 150[Ω]을 각각 연결하라.
(2) 부하저항 RL = 330[Ω]을 연결하고, 직류전원 V1 = 12[V]를 인가하라.
참고 자료
홍순관, 기초전자실험 with PSpice, 한빛미디어, 2016