• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트

실험2 제02주 Lab01 Post Logic Circuit(XOR,OR,AND,FA,HA)

*상*
최초 등록일
2014.03.11
최종 저작일
2013.09
9페이지/워드파일 MS 워드
가격 1,500원 할인쿠폰받기
다운로드
장바구니

목차

1. Introduction
1) Purpose of this Lab
2) Essential background for this Lab

2. Result of this Lab
1) Measured data and description of Lab 1 (OR gate)
2) Measured data and description of Lab 2 (XOR gate)
3) Measured data and description of Lab 3 (Half adder)
4) Measured data and description of Lab 4 (Full adder)

3. Discussion

4. Conclusion

5. Reference

본문내용

1. Introduction
1) Purpose of this Lab
Analog와 Digital의 차이점을 이해하고 TTL, ASIC, FPGA 등의 소자를 이용하여 여러 가지 다양한 논리 회로(OR gate, XOR gate, 반가산기, 전가산기)를 구현할 수 있다. 이 때, Signal Input에 Logic ‘0’ 또는 ‘1’을 입력하였을 때, LED에 불이 On/Off 되는 것을 통해 진리표의 내용이 참인지 거짓인지 확인할 수 있다.

<중 략>

Lab 3의 실험 결과를 종합하여 확인한 결과, Half adder는 두 Input 중에 Logic ‘1’의 개수가 1개(홀수)이면 SUM bit는 Logic ‘1’을 출력하고 Logic ‘1’의 개수가 0개 혹은 2개(짝수)이면 SUM bit는 Logic ‘0’을 출력하는 것을 확인할 수 있었으며 두 Input 중에 Logic ‘1’의 개수가 2개 이상일 때만 Carry bit이 Logic ‘1’을 출력하는 것을 확인 할 수 있었다. 마지막으로 Lab 4의 실험결과를 종합하여 확인한 결과, Full adder 역시 Half adder와 마찬가지로 SUM bit과 Carrybit이 작동하는 것을 확인 할 수 있었다. 그러므로 1bit 덧셈기 Half adder를 통해 만든 Full adder를 여러 개 사용하면 2 bit 이상의 덧셈기를 제작할 수 있음을 알 수 있었다.

참고 자료

http://club.uos.ac.kr/lect/2013204009703 - 제 2주차 강의교안
*상*
판매자 유형Bronze개인

주의사항

저작권 자료의 정보 및 내용의 진실성에 대하여 해피캠퍼스는 보증하지 않으며, 해당 정보 및 게시물 저작권과 기타 법적 책임은 자료 등록자에게 있습니다.
자료 및 게시물 내용의 불법적 이용, 무단 전재∙배포는 금지되어 있습니다.
저작권침해, 명예훼손 등 분쟁 요소 발견 시 고객센터의 저작권침해 신고센터를 이용해 주시기 바랍니다.
환불정책

해피캠퍼스는 구매자와 판매자 모두가 만족하는 서비스가 되도록 노력하고 있으며, 아래의 4가지 자료환불 조건을 꼭 확인해주시기 바랍니다.

파일오류 중복자료 저작권 없음 설명과 실제 내용 불일치
파일의 다운로드가 제대로 되지 않거나 파일형식에 맞는 프로그램으로 정상 작동하지 않는 경우 다른 자료와 70% 이상 내용이 일치하는 경우 (중복임을 확인할 수 있는 근거 필요함) 인터넷의 다른 사이트, 연구기관, 학교, 서적 등의 자료를 도용한 경우 자료의 설명과 실제 자료의 내용이 일치하지 않는 경우

이런 노하우도 있어요!더보기

최근 본 자료더보기
탑툰 이벤트
실험2 제02주 Lab01 Post Logic Circuit(XOR,OR,AND,FA,HA)
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업