논리회로 동작, 논리회로 종류, 논리회로 분류, 논리회로 명령, 논리회로 간소화, 논리회로와 부울대수, 논리회로와 2단논리회로, 논리회로와 조합논리회로, 논리회로와 컴퓨터논리회로
*동*
다운로드
장바구니
소개글
논리회로 동작, 논리회로 종류, 논리회로 분류, 논리회로 명령, 논리회로 간소화, 논리회로와 부울대수, 논리회로와 2단논리회로, 논리회로와 조합논리회로, 논리회로와 컴퓨터논리회로목차
Ⅰ. 논리회로의 동작1. 상태표(state table, transition table)
2. 상태도(state diagram)
3. 상태식(state equations)
Ⅱ. 논리회로의 종류
1. 조합논리회로(Combinational logic circuit)
2. 순서논리회로(Sequential logic circuit)
Ⅲ. 논리회로의 분류
1. NOT회로(回路)
2. AND회로(回路)
3. OR회로(回路)
Ⅳ. 논리회로의 명령
1. 마이크로 오퍼레이션(Micro Operation)
1) 동기 고정식
2) 동기 가변식
3) 비동기식
2. 메이저 스테이트(Major State)
1) Fetch Cycle(인출 사이클)
2) Indirect Cycle(간접 사이클)
3) Execute Cycle(실행 사이클)
4) Interrupt Cycle
3. 마이크로 명령
Ⅴ. 논리회로의 간소화
1. 민텀(minterm) : sum of product
2. 맥스텀(maxterm) : product of sum
Ⅵ. 논리회로와 부울대수
1. 부울대수란
1) 부울대수의 가산
2) 부울대수의 승산
2. 부울대수의 정리
1) 쌍대관계
2) 드모르간의 정리(De-Morgan`s Theorem)
3) 컨센서스(Consensus)의 정리
Ⅶ. 논리회로와 2단논리회로
1. NAND 게이트와 NOR 게이트
2. 범용 게이트로서의 NAND/NOR 게이트
3. TTL NAND 게이트와 NOR 게이트
4. 2단계 논리회로의 NAND/NOR 게이트 구현
Ⅷ. 논리회로와 조합논리회로
1. BINARY LOGIC AND GATES
1) Binary Logic
2) Logic Gates
2. BOOLEAN ALGEBRA
1) Basic identities of Boolean Algebra
2) Algebraic Manipulation
3) Complement of a Function
3. STANDARD FORMS
4. MAP SIMPLIFICATION
1) Two-Variable Map
2) Three-Variable Map
5. MAP MANIPULATION
1) Essential Prime Implicants
2) Nonessential Prime Implicants
3) Product-of-Sums Simplification
4) Don`t-Care Condition
6. NAND AND NOR GATES
1) NAND Circuits
2) NOR Circuits
7. EXCLUSIVE-OR GATES
Ⅸ. 논리회로와 컴퓨터논리회로
1. Boolean Algebra
1) 창시
2) 논리설계에 응용
2. 기본 논리 : AND, OR, NOT, (XOR or EOR)
3. Boolean Algebra 의 증명
1) 공리(가설:Postulate)
2) 진리표(Truth Table)
3) Venn Diagram
4. Boolean Function
참고문헌
본문내용
Ⅰ. 논리회로의 동작순서 논리 회로의 동작은 입력, 출력, flip-flop의 상태에 따라서 결정된다. 회로의 출력과 flip-flop의 새로운 상태(new state)는 입력과 flip-flop의 현재 상태(present state)에 의해서 결정된다.
1. 상태표(state table, transition table)
순서 논리 회로의 입력, 출력, flip-flop의 상태는 상태표(state table)로 표시할 수 있다.
<중 략>
6. NAND AND NOR GATES
1) NAND Circuits
AND의 Complement를 수행하며 AND의 도형 끝에 작은 원을 부가함으로써 나타낸다.
2) NOR Circuits
NAND와 dual을 이루며 OR의 Complement를 수행한다.
7. EXCLUSIVE-OR GATES
교환법칙 및 결합법칙이 성립하므로 다입력으로 확장 가능하다. 그러나 다입력의 exclusive-OR 게이트가 실제로 만들어 지는 일은 거의 없고, 2입력의 경우도 다른 게이트를 이용해서 만드는 것이 보통이다. 더구나 2보다 큰 입력의 경우 이 함수는 정의마저 수정되어야 한다. 즉, exclusive-OR 는 기함수(odd function)로서 입력변수 중 홀수개가 1인 경우 그 출력은 1이고,equivalence 함수는 입력변수 중 짝수개가 1이 되는 우함수(even function)로 고쳐서 정의되어야 한다.
참고 자료
김민규(2009), 디지털 논리회로 수업을 위한 교육용 콘텐츠 개발, 고려대학교 정보창의교육연구소이상협(1978), 논리회로 상, 정보통신정책연구원
이원석 외 1명(2010), (실용적인 IC를 익히는)논리회로 실험, 생능출판사
이순흠 외 3명(2008), 웹기반 디지털 논리회로 가상실험실의 교육효과, 한국컴퓨터교육학회
오윤정(2005), 부울대수와 논리회로 학습을 위한 웹 코스웨어 설계 및 구현, 전남대학교
최수정(2004), 조합논리회로 학습을 위한 웹 기반 코스웨어 설계, 강원대학교
이 자료와 함께 구매한 자료
- [디지탈] 디지탈 논리회로 18페이지
- [디지털 공학] 10진 보수기 설계 8페이지
- mux, demux , decorder 의 분석 6페이지
- [VHDL설계] VHDL 문제풀이와 출력그림(한학기분) 15페이지
- [전기공학]전기에 관해서... 52페이지