동기식 카운터(예비)
- 최초 등록일
- 2012.10.11
- 최종 저작일
- 2011.12
- 7페이지/ 한컴오피스
- 가격 2,000원
소개글
A+
목차
없음
본문내용
실험 제목 : 동기식 카운터
실험 일자 : 2011년 10월 11일 화요일
실험 목적
- 동기식 카운터의 구조와 동작원리를 이해한다.
- 임의의 mode를 갖는 카운터의 설계방법을 익힌다.
실험관련 이론
동기식, 병렬식 및 클럭 카운터는 모든 단이 클럭 펄스에 의해 동시에 트리거 되는 카운터이다. 동기식 카운터는 리플 카운터보다 전달 속도가 매우 빠르며, 소형이며, 값싼 집적회로소자의 출현으로 이러한 형태의 카운터가 많이 사용되고 있다.
특수 목적 산술 회로는 세기위한 목적으로 사용된다. 1씩 증가하거나 감소하는 회로를 디자인 설계할 수 있다. 보통은 T 플립플롭으로 설계를 한다.
<중 략>
(4) 실험 4 : 동기식 DOWN 카운터
그림 8-10은 JK 7476과 NAND 게이트를 이용하여 회로를 구성한 것이
다. 각각의 JK-FF의 각 입력조합에 대해 출력의 예상치와 비교하고, 그 결
과를 표 8-5에 기입하고, 동작특성은 그림 8-11의 타이밍도에 나타내어라.
① 논리회로 실험장치 또는 전원공급기의 공급전압을 DC +5[V]로 설정
하고, 오실로스코프 또는 멀티미터(검은색선은 접지에 접속, 붉은색선은
전원 또는 신호출력단에 접속)를 사용하여 전압을 확인한다. 전원을 OFF
하고 다음 순서대로 진행한다.
② 논리회로 실험장치 또는 브레드보드에 IC를 부착하고, 단선을 사용하
여 7476소자는 5번 핀에 Vcc(+5[V]) 전원을 연결하고, 13번 핀은 접지
(0[V])를 한다. 7410 NAND 게이트는 14번 핀은 Vcc에, 7번 핀은 접지한다.
③그림 8-10와 같이 각 소자의 입력단자와 출력단자를 단선으로 결선한다.
참고 자료
없음