[기초전자전기] 액티브필터 보고서
- 최초 등록일
- 2011.06.06
- 최종 저작일
- 2010.09
- 8페이지/ 한컴오피스
- 가격 2,000원
소개글
A+받은 과목입니다.
목차
없음
본문내용
[실험조건]
실험일시 : 2010.09.13 17:00~19:00
실험장소 : 공대 12호관 412호
※실험은 총 두개로 저역통과 여파기와 고역통과 여파기에 대해서 실험을 하였다. 먼저 저역통과 여파기 실험에 대해 보고서 작성 후 고역통과 여파기에 대한 보고서를 마저 작성하겠다.
실험 1. 저역통과 여파기(Low-Pass Filter)
<목적>
OP AMP를 이용하여 저역통과 여파기의 동작 원리를 이해하고 설계방법을 실습한다.
<이론>
가장 간단한 2차 저역통과 여파기는 VCVS(Voltage Controlled Voltage Source) 회로인데, 그 회로는 아래 그림과 같다. 이 회로에 대한 차단 주파수는 다음과 같다.
이 여파기의 설계시 고려해야 할 사항은 두 개의 저항과 두 개의 콘덴서에 대한 값의 결정이다. 가장 쉬운 방법은 R1 과 R2를 같게 하고, C1과 C2를 갖게 하는 것으로 이때 차단 주파수는 다음과 같다.
이것은 동치소자(Equal Component) 저역통과 여파기라고도 한다. 통과대역의 이득은 2차 버터워즈(Butter Worth) 응답인 경우, 1.586(4dB)으로 고정되고 이것은 이 회로에 적용되는 유일한 이득이다. 차단주파수는 여파기응답이 통과대역 응답보다 3dB로 떨어지는 응답이 된다. 차단주파수 이하에서 응답은 12dB/Octave 혹은 20dB/decade로 감소한다. 이 여파기는 비반전 입력단자에서 OP-Amp를 사용하기 때문에 궤환저항 RB 는 전압이득이 1.586으로 되게 하기 위해서, 입력저항 RA 값의 0.586배가 되어야 한다. ±5%의 저항을 사용하면 아래 그림와 같이 이들 저항에 대한 선택은 각각 27㏀ ~ 47㏀으로 된다.
<실험과정>
1.SW1-1과 SW1-2를 a지점에 위치하여 0.033uF이 연결된 회로를 구성한다.
2.FG(Function Generator)를 TP1-1에 연결한다.
3.DSO CHANNEL-1을 TP1-1로 연결하여 입력전압을 ,CHANNEL-2를 T
참고 자료
없음