전류 전압 변환회로
- 최초 등록일
- 2010.12.20
- 최종 저작일
- 2010.12
- 7페이지/ 한컴오피스
- 가격 1,000원
소개글
전자회로 실험 예비+결과 보고서 입니다.
실험목적
실험이론
시뮬레이션
실험과정
실험결과
고찰
---실험 사진, 계산 수식, 설명 포함
목차
1. 실험목적
2. 실험이론
3.실험방법 및 계획
4.시뮬레이션
본문내용
1. 실험목적
(1) 전압-전류 변환기, 전류-전압 변환기, 전류 증폭기에 대해 알아본다.
2. 실험이론
전압증폭기
특징 : 비반전 연산증폭기 회로, 완전한 전압 증폭기로 동작,
안정된 전압 이득, 고입력, 저출력 임피던스
(비반전 증폭기)
(입력 임피던스가 무한대)
(출력임피던스가 0)
=>전압이득의 감소 없이 작은 저항 부하를 구동할 수 있음
전압-전류 변환기
특징 : 궤환전압과 입력전압이 반대위상이므로 부궤환회로,
전압- 전류 변환기로 동작한다.
(출력전류는 입력전압과 R값에 의존한다.)
(입력 임피던스가 무한대)
(출력 임피던스가 무한대)
=>변환기가 구동하는 회로가 무부하이다. 또한 전류원처럼 동작
전류-전압 변환기
특징 : 전류-전압 변환기로 동작한다.
(출력전압은 입력전류와 R값에 의존한다.)
(입력 임피던스가 0)
(출력 임피던스가 0)
=>변환기가 완전한 전류 패스처럼 보인다. 또한 출력전압은 입력전류에 비례한다. 이러한 특징을 이용하여 전자전류계를 만들 수 있다. 이러한 극저입력 임피던스는 전류가 측정되는 동안 안정한 회로를 나타낸다.
전류증폭기
특징 : 전류 증폭기로 동작한다.
(입출력전류비가 두 저항비와 같다.)
(입력 임피던스가 0)
참고 자료
없음