전자공학 실험 ) 테브난과 노턴 등가 회로 정리 - 실험 예비, 결과 보고서
- 최초 등록일
- 2010.02.01
- 최종 저작일
- 2010.02
- 8페이지/ 한컴오피스
- 가격 2,000원
소개글
전자공학 실험 ) 테브난과 노턴 등가 회로 정리 - 실험 예비, 결과 보고서
목차
1. 실험의 목적
2. 실험용 기기 및 부품
3. 실험을 위한 기초이론
4. 실험방법 및 결과
(1) 테브난의 등가회로
(2) 노턴의 등가회로
5. 검토 및 토의 그리고 느낀 점
본문내용
3. 실험을 위한 기초이론
(1) 테브난의 정리(Thevenin`s Theorem)
(2) 노턴의 정리
5. 검토 및 토의 그리고 느낀 점
5) 느낀 점
우리에게 테브난과 노턴의 정리란 현재 우리가 회로이론에서 많이 쓰이는, 친숙하고 어려운(?) 정리중 하나이다. 사실 테브난과 노턴의 정리를 통해 미국이나 우리나라의 전기전력망들을 단순한 회로망으로 나타낼 수 있다고 할 만큼 막강한 정리이다. 아무튼 이번 실험을 통해 테브난과 노턴의 정리를 증명하고 이해하고 응용하는 과정을 키운 것은 사실이다. 테브난의 정리와 노턴 정리의 차이는 단순하다. 테브난은 등가 전압원과 직렬로 연결된 등가 임피던스의 등가회로이고, 노턴은 하나의 등가 전류원 및 병렬로 연결된 등가 임피던스의 등가회로인 차이가 있다. 실험 방법은 단순하다. 우리가 문제를 해결하는 그대로를 회로에 대입했다고 생각하면 된다. 단락시키고 저항을 구하고, 단락시키고 저항구하고, 다시 하나의 회로로 만들고 하는 과정들은 영락없이 우리가 문제를 해결하는 과정을 실험방법으로 옮겨놓은 느낌이었고, 실제로 그러했다. [%]오차는 약 0.3%~6.7%로 나타났는데, 이렇게 오차가 크게 발생하지 않는 것은 실험이 매우 잘된 것이라고 볼 수 있다. 사실 [%]오차는 저항자체의 오차가 가장 큰 역할을 하는데, 이는 우리가 저항 뽑기를 잘했거나, 혹은 저항오차와 다른 오차들이 맞물려서 더 좋은(?)값을 만들어 냈을 가능성도 있다. 사실 다른 오차요인들은 공기 중으로 나가는 전자도 있을 것이며, 전선자체를 지나면서 전자와 전선이 마찰되는 마찰열로 통한 손실도 있을 것이며, 실험 주의사항의 부주의로 통한 실험기기 오류 및 오작동, 또한 간단한 반올림을 통한 오차 등의 요인들도 있었을 것이다. 이번실험은 우리에게 매우 친숙하게 다가오는(?) 테브난과 노턴의 정리를 증명하고 이해하는 과정이었다.
참고 자료
없음