• LF몰 이벤트
  • 파일시티 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(110)
  • 리포트(100)
  • 시험자료(9)
  • 방송통신대(1)

"inverted file" 검색결과 21-40 / 110건

  • 파일확장자 성균관대학교 디지털집적회로설계 CAD 두번째 과제
    리포트 | 12페이지 | 3,000원 | 등록일 2020.11.29 | 수정일 2021.07.27
  • 워드파일 inverter layout
    ◈HSPICE File -Vdd =1.2V, GND=0V -Cload=30fF [Figure8_HSPICE file] ◈Netlist [Figure9_Netlist from Cadence ... Inverter Design and Layout ◈Inverter Layout PMOS – Width (0.6um) Length (0.12um) NMOS – Width (0.2nm) ... , Length (0.12nm) [Figure1_Cadence Layout of Inverter] -PMOS –Length (0.12um) [Firgure2_Layout of PMOS
    리포트 | 6페이지 | 1,000원 | 등록일 2012.02.14
  • 워드파일 연세대학교,전력및제어공학실험, 제어실험 1주차
    OBJECT - Learn the functions of CEMTool for control of an inverted pendulum or other plant. ... OBJECT - Learn the functions of SIMTool for control of an inverted pendulum or other plant. ... And there are much more commands can be used in several situations. 5) CEM file -Create new CEM file
    리포트 | 16페이지 | 10,000원 | 등록일 2018.12.16
  • 한글파일 [기초전자회로실험2] Verilog 언어를 이용한 Sequential Logic 설계 예비레포트
    D플립플롭의 경우 Input의 한 부분을 인버터를 추가하여 두 값이 역으로만 입력되어 출력에 문제가 없게 하였다. ... Filed(사용자)에서 프로그래밍이 가능한 Gate array (디지털 회로 반도체) - FPGA의 장점 ? 간편하게 설계한 로직을 반복적으로 이식할 수 있다 ?
    리포트 | 7페이지 | 1,000원 | 등록일 2019.03.27 | 수정일 2019.04.01
  • 워드파일 VLSI 설계 및 프로젝트 실습 (인하대학교 전자공학과) CMOS Inverter Layout Simulation 결과 보고서
    in gnd gnd nch w=1u l=0.25u .op .tran 0.1n 40n .probe .end Layout 추출한 NETLIST - 주기 1ns 펄스인가 * SPICE3 file ... gnd gnd nch w=1u l=0.25u .op .tran 0.1n 40n .probe .end Layout 추출한 NETLIST - 주기 10ns 펄스인가 * SPICE3 file ... Inverter Layout Magic Tool을 이용하여 Inverter의 Layout을 생성 ① Inverter의 PMOS 부분 ② Inverter의 NMOS 부분 ③ Inverter
    리포트 | 10페이지 | 2,000원 | 등록일 2015.09.30
  • 한글파일 SRlatch,Dlatch등등 여러가지 latch들
    To avoid the condition referred to in Step 7, the gated S-R latch will be modified by connecting an inverter ... Save all files to Drive A as sr-not, then exit the Graphic and Waveform Editors. ... Save all files to Drive A as gated_sr, then exit the Graphic and Waveform Editors.
    리포트 | 42페이지 | 1,000원 | 등록일 2019.03.16 | 수정일 2021.01.05
  • 워드파일 VLSI 설계 및 프로젝트 실습 (인하대학교 전자공학과) CMOS AND,OR Layout Simulation 결과 보고서
    여기서 not논리는 인버터로 구현할 수 있다. ... 따라서 AND는 NAND의 출력을 인버터의 입력으로 넣어주면 구현할 수 있고, 마찬가지로 OR는 NOR의 출력을 인버터의 입력으로 넣어주어 구현할 수 있다. ... nand X2 Y1 Y inv .op .tran 0.1n 80n .probe .end AND Layout 추출한 NETLIST - A에 주기 20ns 펄스신호 인가 * SPICE3 file
    리포트 | 11페이지 | 2,000원 | 등록일 2015.09.30
  • 한글파일 인하대학교 정보통신공학부 디지털집적회로 설계 hw1
    Inverter (1) schematic (2) Layout (3) Spice file 2. NAND (1) schematic (2) Layout (3) spice file 3. ... AND (1) schematic (2) Layout (3) spice file 4. ... 붙였기 때문에 schematic도 동일하게 nand게이트에 inverter를 붙이는 형태로 작성하였습니다.
    리포트 | 10페이지 | 2,000원 | 등록일 2014.03.25
  • 워드파일 전자전기컴퓨터설계실험2(전전설2)5주차예비
    이를 통해 And gate 1개와 3개의 OR gate , inverter를 이용하여 회로를 구현할 수 있다. 다. ... 그 결과값인 excess-3 코드에 각각 인버터를 사용하면 보수가 될 수 있음은 convertor를 설계하는 이유가 될 수 있음을 알 수 있는 실험이었다. Ⅵ. ... 다음과 같은 진리표를 통해 8개의 And gate 와 3개의 inverter를 사용하여 회로를 구현할 수 있다. 나. 인코더 말 그대로 암호기를 의미한다.
    리포트 | 13페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 한글파일 싼소스 [아주대학교 기계공학응용실험 A+자료] motor#1 BLDC 구동 및 DAQ 해석 예비보고서
    , 소음과 전자적 노이즈가 거의 없음 - 효율이 좋고 토크가 크며 고속회전 및 제어에 용이 - 대용량 모터 제작의 한계가 있으며 비싸다는 단점이 있음 - 3상 전류 제어형 PWM 인버터 ... Implementation에서 Device Type을 32-bit Real-Time Target을 선택한다. ⑤ 탐색창의 Real-Time Workshop부분에서 RTW system target file
    리포트 | 5페이지 | 무료 | 등록일 2017.07.02
  • 한글파일 DC Motor 구동 및 DAQ
    탐색창의 Real-Time Workshop부분에서 RTW system target file을 rtwin.tlc 파일로 바꾼다. ... 노이즈가 거의 없음 ⊙효율이 좋고 토크가 크며 고속회전 및 제어에 용이 ⊙대용량 모터제작의 한계, 비싼가격 ⊙3상 전류 제어형 PWM(Pulse Width Modulation) 인버터
    리포트 | 7페이지 | 1,000원 | 등록일 2018.01.04
  • 워드파일 전자전기컴퓨터설계실험2(전전설2)5주차결과
    이를 통해 And gate 1개와 3개의 OR gate , inverter를 이용하여 회로를 구현할 수 있다. 다. ... 다음과 같은 진리표를 통해 8개의 And gate 와 3개의 inverter를 사용하여 회로를 구현할 수 있다. 나. 인코더 말 그대로 암호기를 의미한다. ... 시뮬레이션 Functional simulation 디바이스 고려 없이 설계한 Design File의 기능만으로 검증하는 시뮬레이션으로 결과 파형에 delay time의 요소가 없다.
    리포트 | 20페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 워드파일 전자전기컴퓨터설계실험2(전전설2)6주차결과
    Sr 플립플롭에서 sr을 한번에 묶어 d로 놓고 인버터를 이용했기 때문에 결국 sr플립플롭에서 각각 1과 0을 0과 1을 입력하였을 때 값만 얻을 수 있다. ... 지난번 실험이었던 invert bcd to excess-3를 응용하여 직렬로 입력하는 실험이었는데 입력 자체를 매번 병렬로 하다가 직렬로 하였기 때문에 Clk에 따라 값을 저장할 수 ... HDL의 문법을 이용하여 원하는 게이트를 구현하기 위해서 project 파일을 HDL로 설정하여 생성한다. 2. text file로 생성 Project 파일과 마찬가지로 원하는 게이트를
    리포트 | 13페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 워드파일 전자전기컴퓨터설계실험2(전전설2)7주차예비
    이를 이용하여 bcd to excess-3 inverter state diagram에 대해 알 수 있는 실험이었으며 또한 counter 회로를 구현해볼 수 있는 실험이었다. ... 시뮬레이션 Functional simulation 디바이스 고려 없이 설계한 Design File의 기능만으로 검증하는 시뮬레이션으로 결과 파형에 delay time의 요소가 없다. ... HDL의 문법을 이용하여 원하는 게이트를 구현하기 위해서 project 파일을 HDL로 설정하여 생성한다. 2. text file로 생성 Project 파일과 마찬가지로 원하는 게이트를
    리포트 | 17페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 워드파일 전자전기컴퓨터설계실험2(전전설2)4주차예비
    있다. 2의 보수를 만드는 과정을 간단하게 설명하자면 적용할 bit에 0을 1로 1을 0으로 바꿔준 다음에 1을 더해준다. 0을 1로 1을 0으로 바꿔주는 과정은 각각의 bit에 인버터를 ... 시뮬레이션 Functional simulation 디바이스 고려 없이 설계한 Design File의 기능만으로 검증하는 시뮬레이션으로 결과(y^b0))&b0)^(x&(y^b0)); ... HDL의 문법을 이용하여 원하는 게이트를 구현하기 위해서 project 파일을 HDL로 설정하여 생성한다. 2. text file로 생성 Project 파일과 마찬가지로 원하는 게이트를
    리포트 | 16페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 워드파일 전자전기컴퓨터설계실험2(전전설2)6주차예비
    Sr 플립플롭에서 sr을 한번에 묶어 d로 놓고 인버터를 이용했기 때문에 결국 sr플립플롭에서 각각 1과 0을 0과 1을 입력하였을 때 값만 얻을 수 있다. ... HDL의 문법을 이용하여 원하는 게이트를 구현하기 위해서 project 파일을 HDL로 설정하여 생성한다. 2. text file로 생성 Project 파일과 마찬가지로 원하는 게이트를 ... 그려서 구현하지 않고 HDL을 이용하기 때문에 파일 역시 text file로 생성한다. 3. test bench 생성 다음과 같이 test fixture를 이용하여 test bench를
    리포트 | 12페이지 | 1,500원 | 등록일 2016.01.14 | 수정일 2017.02.10
  • 한글파일 OPAMP를사용한 심전도 측정기(ECG) 전자공학과 텀프로젝트
    반전 증폭기 (Inverting Amplifier) 신호를 구성하는 3요소인 진폭, 주파수 및 위상에서 주파수는 변화없이 진폭만을 원하는 비율로 확대하며 위상을 180도 변화시키는 ... 220102678520 * 전자용어사전 * http://en.wikipedia.org/wiki/High-pass_filter * http://commons.wikimedia.org/wiki/File
    리포트 | 7페이지 | 2,000원 | 등록일 2015.09.28 | 수정일 2015.12.10
  • 한글파일 자동제어실험_프로젝트(예비)
    왕복진자운동을 하는 물체로 이번 프로젝트에서 쓰인 pendulum은 inverted rotary pendulum이다. inverted rotary pendulum은 로터리 역진자 시스템이라고 ... Inverted rotary pendulum(예비) 1. pendulum 이란? ... 시뮬레이션 위의 식으로 LQR을 이용하여 gain 값들을 구한다. m-file close all clear all clc jeq=0.002; % Pendulum inertia m=0.128
    리포트 | 5페이지 | 2,000원 | 등록일 2012.07.13
  • 워드파일 Econometric Exercise chapter 6 in Berndt’s book
    excel, (d), (e), (f), using eviews and excel (a) Table.1 First observation and Last observation data file ... AR(1) 0.582184 0.228104 2.552275 0.0120 Inverted AR Roots .58 λ=0.238668 μ=0.113895 δ =0.32763
    리포트 | 7페이지 | 2,000원 | 등록일 2015.11.03
  • 한글파일 디지털집적회로 MAGIC을 이용한 전가산기(full adder) 반도체 레이아웃 설계 및 HSPICE 시뮬레이션
    SPICE3 file created from adder.ext - technology: tsmc .lib 'TSMC018.l' MOS .option scale=0.06u .global ... = 0 a=0, b=1, c=0 invert _ sum = 0 a=0, b=1, c=1 invert _ sum = 1 a=1, b=0, c=0 invert _ sum = 0 a=1 ... , b=0, c=1 invert _ sum = 1 a=1, b=1, c=0 invert _ sum = 1 a=1, b=1, c=1 invert _ sum = 0 넷리스트입니다. *
    리포트 | 7페이지 | 1,500원 | 등록일 2012.09.01
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업