• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(601)
  • 리포트(566)
  • 시험자료(22)
  • 논문(6)
  • 자기소개서(4)
  • 방송통신대(2)
  • 서식(1)

"N진 카운터 설계" 검색결과 1-20 / 601건

  • 한글파일 n진 카운터 설계
    설계할 수 있다. 1.2 유의할 점 ① JK Flip - Flop의 동기식 카운터를 사용하면 임의진 카운터 설계가 가능은 하지만 회로가 복잡해진다는 단점이 있다. ... 84진 카운터 설계 결과 보고서 2007**** 강** 2007**** 김** 2007**** 손** 1. ... 카운터 작동 사진 6. 설계 결론 ⇒ 이번 설계를 통하여 우리는 7 - Segment, 7447, 7490의 기능과 사용 방법에 대해서 알게 되었다.
    리포트 | 6페이지 | 2,500원 | 등록일 2013.06.02
  • 한글파일 (기초회로 및 디지털실험) 16진 동기 및 비동기 카운터 설계
    JK 플립플롭의 동작표 J K Q _{n+1} 0 0 Q _{n} 0 1 0 1 0 1 1 1 Toggle JK 플립플롭의 여기표 Q _{n}→ Q _{n+1}K Q _{n+1} 0 ... 설계 과정 비동기 및 동기식 카운터의 구조와 동작원리를 이해하여 16진 동기 및 비동기 카운터설계한다. ... 할 수 있으며, 고속 카운터에 이용되고 설계 방법은 아래와 같다. ① 설계하고자 하는 카운터의 Count Table을 만든다. ② 원하는 단수에 필요한 입력을 갖는 동기식 Counter를
    리포트 | 7페이지 | 1,500원 | 등록일 2021.07.13 | 수정일 2022.02.16
  • 워드파일 [예비레포트] Mod-n 카운터
    Mod-n 카운터 : mod-n 카운터는 0에서 n-1까지 표현할 수 있는 카운터로 n=16인 경우 16진수인 0에서 F까지 표현이 가능하다. ... 설계한다. ... 비동기와 동기 카운터와 무관하게 상태 변화는 Leading Edge와 Trailing Edge에서 출력 변화의 설계가 가능하다.
    리포트 | 8페이지 | 1,000원 | 등록일 2019.06.02
  • 한글파일 [디지털공학개론] 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오
    시를 나타내기 위해 설계했던 12진 카운터는 한 개의 카운터로 0부터 11까지 되도록 설계했다. 그렇지만 0시라고 나타내는 시계는 없고 12시라고 나타난다. ... 각 카운터는 우측에 있는 카운터로부터 입력되는 enable 제어신호 Ei가 1일 때만 1 증가하도록 설계해야 한다. ... (n.d.). 11장 레지스터 . (n.d.). https://slidesplayer.org/slide/11103700/ ..
    방송통신대 | 7페이지 | 3,000원 | 등록일 2021.03.23
  • 한글파일 디지털공학개론 ) 1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오. 2. 4가지 기본형 레지스터의 분류에 속하는 IC들을 정리하시오. 할인자료
    카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오. 디지털 시계의 설계는 우리가 어떠한 방식의 시계를 설계할 것이냐에 따라 카운터의 구성이 달라지게 된다. ... 따라서 74HC164N 레지스터 IC는 2개의 입력 단자와 8개의 출력 단자를 가진다. ... 종합 카운터를 이용하여 시, 분, 초를 나타내는 12시간 단위의 디지털 시계를 설계하는 방법을 살펴보았다. 지금까지의 내용을 종합하여 표로 나타내면 다음과 같다.
    방송통신대 | 6페이지 | 5,000원 (5%↓) 4750원 | 등록일 2022.02.17
  • 한글파일 디지털 회로 실험 및 설계 - Multiplexer, DeMultiplexer 실험, JK Flip Flop 순차회로 실험 1
    또한 계수가 증가하는 업 카운터와 감소하는 다운 카운터로 구분한다. - 2^n진 카운터에서 n은 카운터를 구성하는 플립플롭의 개수를 나타낸다. ... 카운터는 플립플롭으로 구성하며, 디지털 계측기를 비롯한 여러 디지털 시스템에 사용된다. - 카운터는 계수 방식에 따라 2^n진 카운터와 시프트 카운터로 구분한다. ... 반면 회로가 복잡하다는 단점이 있으며, 단계적인 설계 과정이 필요하다 - 동기 카운터는 JK 플립플롭, D 플립플롭, T 플립플롭 등으로 설계한다.
    리포트 | 19페이지 | 3,000원 | 등록일 2023.09.22
  • 한글파일 ring,jhonson counter 예비레포트
    몇 가지 추가적인 장점이 있는 링 카운터와 거의 비슷하다. 회로를 리셋하면 모든 플립플롭 출력이 0이 됩니다. N-플립플롭 존슨 카운터의 경우 MOD-2n 카운터가 있다. ... 즉 카운터의 상태가 2n개 다르다는 의미다. 3비트 Johnson 카운터의 회로는 다음과 같다. 4. ... 즉 카운터의 상태가 n개이다. 예를 들어, 4비트 링 카운터를 사용하면 데이터 패턴이 4개의 클럭펄스마다 반복된다.
    리포트 | 7페이지 | 1,000원 | 등록일 2022.08.21
  • 한글파일 논리회로실험 카운터 설계
    다음 단으로 옮겨가므로 n자리의 링카운터로서는 n가지의 상태를 카운터 할 수 있다. ... 따라서 N개의 플립플롭으로 2×N가지의 상있다. 4비트 - JK플립플롭은 사용한 존슨카운터 (6) BCD 카운터 - BCD카운터는 10진 카운터(Decimal Counter)라고도 ... 다시 말해 n비트 카운터는 2 ^{n-1} -1까지 카운트가 가능하다. - 카운트를 시작해서 카운트를 끝낸 후, 다시 처음 상태가 돌아올 때까지의 상태 수를 카운터 계수라고 한다.
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 워드파일 11. 카운터 설계 예비보고서 - [아날로그및디지털회로설계실습 A+ 인증]
    앞에서 확인한 것 처럼 n 개의 JK Flip Flop 사용 시 2n 진 카운터 or 분주회로를 만들수 있다. ... 그러나 2n 꼴이 아닌 m 진 카운터가 필요한 경우 JK Flip Flop 의 reset 입력을 이용해야 한다. ... 설계 16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2 의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다. 10진
    리포트 | 12페이지 | 1,000원 | 등록일 2022.11.16 | 수정일 2023.01.03
  • 한글파일 [A+보고서] 회로실험 카운터 회로 예비보고서
    상태의 수가 n일 때 mod-n의 카운터라고 한다, (1) mod-n 비동기식 카운터 - 비동기식 10진 카운터의 한 예를 보여준다. - 0에서 9까지의 카운터를 반복한다. - BCD ... 전달 지연으로 인해 빠른 클럭신호에 의해 구동 가능하다. - 전달지연이 대단히 작지만 비동기식 카운터에 비해 복잡하다. - 동기식 카운터 설계방법 ① 설계하고자 하는 카운터의 계수표 ... (단, 입력 CLK의 주기는 100ns) 장점: 기본 ring 계수기에 비해 속도가 빠르다. (8) 8진 비동기식 up 카운터를 D플립플롭을 이용하여 설계하라. (9) down 카운터
    리포트 | 8페이지 | 1,500원 | 등록일 2022.12.24
  • 한글파일 [디지털공학개론] 1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오. 2. 4가지 기본형 레지스터의 분류에 속하는 IC들을 정리하시오.
    구성될 수 있으며 n비트 2진 정보를 저장한다. ... 하나의 플립플롭은 2진 정보를 저장하는 저장 장치이기 때문에 여러 플립플롭이 연결된 레지스터는 2진 정보를 저장하는 2진 저장 장치의 집합체이다. n비트 레지스터는 n개의 플립플롭으로 ... 각 카운터는 오른쪽에 있는 카운터의 enable 제어 신호 Ei 입력이 1인 경우에만 1씩 증가하도록 설계해야 한다.
    리포트 | 5페이지 | 2,000원 | 등록일 2022.06.30
  • 한글파일 기초전자회로실험 - FPGA Board를 이용한 FSM 회로의 구현 예비레포트
    카운터는 구성된 플립플롭 개수가 n개일 때, 각 신호들이 원래 있었던 자리(노드)로 돌아오기 위해 n개의 노드를 거쳐야 한다. ... 존슨 카운터는 구성된 플립플롭 개수가 n개일 때, 각 신호들이 원래 있었던 자리(노드)로 돌아 오는데 n개의 노드를 거쳐야 한다. ... 따라서 존슨 카운터의 시퀀스는 루프를 띠는 최대 2n개의 상태를 갖는다.
    리포트 | 8페이지 | 2,000원 | 등록일 2021.02.27
  • 한글파일 MOD-17 비동기식 카운터
    MOD-17 비동기식 카운터설계하기 위해서는 2^N GEQ MOD 의 조건을 성립해야한다. MOD는 17이므로 N은 5이다. 즉 5개의 F/F이 필요하다. ... 이때 10001의 임시 상태는 잠시 나타났다가 바로 00000이 되어 카운터는 MOD-17로 동작한다. MOD-17을 설계 하기위해서 앞서 말한 5개의 F/F를 설계한다. ... 마지막으로 MOD-17 = 10001에 리셋하기 위하여 A,E 출력을 NAND 입력에 연결하여 설계한다. State Diagram MOD-17 비동기 카운터
    리포트 | 2페이지 | 1,000원 | 등록일 2021.11.20
  • 한글파일 충북대 기초회로실험 카운터 회로 예비
    , 고속 카운터에 이용되고 설계방법은 다음과 같다. ① 설계하고자 하는 카운터의 계수표를 만든다. ② 원하는 단수에 필요한 입력을 갖는 동기식 카운터를 그린다. ③ 계수표와 여기표를 ... 카운터에서 한 계수 사이클 동안에 계수입력에 들어온 clock pulse의 수를 modulus라 하며, modulus가 n인 카운터를 mod-n 카운터라 한다. 4개의 플립플롭을 직렬로 ... J K Q _{n+1} 0 0 Q _{n} 0 1 0 1 0 1 1 1 Toggle Q _{n}→ Q _{n+1}J K 0 → 0 0 X 0 → 1 1 X 1 → 0 X 1 1 →
    리포트 | 4페이지 | 1,000원 | 등록일 2021.09.10
  • 한글파일 홍익대 디지털논리실험및설계 9주차 예비보고서 A+
    디지털 논리실험 및 설계 9주차 예비보고서 1. ... 따라서 Q3’가 CLK가 상승할 때마다 Q1로 출력된다. n-bit의 존슨 카운터는 2n-bit의 상태를 반복한다. 2.4 응용실험 (2) CLK Q0 Q! Q2 Q3 ?? ... 따라서 n-bit의 링카운터는 n-bit의 상태를 반복한다. 2.5 응용실험 (3) CLK Q0 Q1 Q2 Q3 Q4 Q5 Q6 Q7 ?? 1 0 0 0 0 0 0 0 ??
    리포트 | 5페이지 | 1,000원 | 등록일 2023.09.18
  • 한글파일 디지털 시계 설계 설계보고서(충북대 및 타 대학교)
    카운터 등이 필요하다. modulo-N 카운터의 종류는 6진 카운터, 10진 카운터, 12진 카운터가 필요한데 7장 동기식 카운터에서 배운 대로 설계를 하면 된다. ... enable 기능을 갖는 카운터로 바뀌게 될 것이다. 3) 시간을 표시하기 위한 디코더 설계 ① 디코더 - 코드를 정보화하는 회로 - n비트의 2진수는 ( 2 ^{n})의 정보를 ... 디지털 시계 전체 블록도 2) 동기식 modulo-N 카운터 설계 ① 각 자리별 카운터 증가 시점 초 일의자리 10진 카운터 증가시점 1Hz 클럭이 인가될 때 십의자리 6진 카운터
    리포트 | 18페이지 | 2,500원 | 등록일 2020.11.19 | 수정일 2020.12.04
  • 워드파일 [A+] 중앙대학교 아날로그및디지털회로설계실습 11차 예비보고서
    따라서 Q1을 출력으로 하면 2 분주회로로 사용될 수 있으며 Q2를 출력으로 하면 4 분주회로로 사용될 수 있다. (※ 분주: 하나의 clock을 입력받을 때 주파수를 1/n으로 나눔 ... 하고 있음을 확인할 수 있다. 2. 8진 비동기 카운터 설계 8진 비동기 카운터의 회로도를 그린다. ... 실습 목적 JK Flip Flop 을 이용한 동기식, 비동기식 카운터설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다.
    리포트 | 7페이지 | 1,000원 | 등록일 2024.02.17
  • 파일확장자 PLL DIIVDIER 생기초 커피값으로 C라도 받아가자!
    설계 결과 2N분주 회로는 2분주 회로 뒷 단에 같은 2분주 회로를 덧붙여 만들 수 있다. ..PAGE:9 1) 2N분주 회로 ② 4분주 회로(비동기식) 3. ... 설계 결과 ..PAGE:10 1) 2N분주 회로 ③ 8분주 회로(비동기식) 3. 설계 결과 ..PAGE:11 2) 6분주 회로(동기식) 3. ... 및 simulation을 진행 참고자료: google 검색, 아날로그 및 디지털 IC 서적. 2.3 설계 도구 ..PAGE:8 1) 2N분주 회로 ① 2분주 회로 3.
    리포트 | 20페이지 | 1,500원 | 등록일 2021.03.18 | 수정일 2021.04.12
  • 워드파일 컴퓨터 구조와 원리 3.0 4장 연습문제
    멀티플렉서는 입력이 (M)개일 때 로그2^M개만큼의 선택 신호가 필요하고, 디멀티플렉서에서는 선택 선이 N개일 때 (2^N)개로 이루어진다. ... 그리고 비트의 2진 코드를 최대 2^n가지의 정보로 바꿔주는 조합 논리회로를 (디코더)라고 한다. ... 올림(C)과 합(S)의 함수식을 구하라 C=AB S=A-B- + -A-B = AB 입력 A와 B에 대한 전가산기의 진리표 134쪽 표4-2 다음 불 대수식을 바탕으로 전가산기를 설계하라
    시험자료 | 3페이지 | 1,000원 | 등록일 2023.12.23
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업