실험 1. 반전 증폭기 1.1 그림 3(a)와 같이 회로를 구성한다. ... 실험 11 : 연산 증폭기 (op-amp) - 선형 증폭 [예비 질문1] negative feedback의 장단점을 조사한다. negative feedback 회로를 구성하게 되면, ... 비반전 증폭기 2.1 그림 4(a)의 회로를 구성한다.
실험 결과 보고서 1)반전 증폭회로 2)비 반전 증폭기 1)연산 증폭기 -어떠한 신호(전원)를 입력해서 4가지 방법(스케일링/가산, 감산/부호 변환/ 적분, 미분)으로 증폭하거나 ... 마지막으로 위상에서 살펴보면 입력신호가 올라가는데 출력신호가 떨어져 반전 증폭기라는 것을 확인할 수 있었습니다. 2)두 번째 실험에서 비 반전 증폭기 회로를 구성해 보았습니다. ... 증폭기 회로를 구성해 보았습니다.
트랜지스터 증폭기실험 결과보고서 1. 구상한 회로와 실제회로의 비교 회로 구성도 브래드보드 설계 회로 구성도 2. ... 이번 실험을 통하여 트랜지스터 증폭기를 실제로 구성해보고 R _{f}에 따라서 입력전압이 증폭되어 출력전압으로 나오는 증폭기의 역할에 대해 알 수 있었고 R _{f}가 크면 클수록 ... 이번 실험은 feedback 증폭기를 설계하고 R _{f}를 변화시킬 때마다 나타나는 voltage gain의 변화를 관찰하는 실험이었습니다.
트랜지스터 증폭기실험 예비보고서 1. 실험 목적 본 실험을 통해 이론을 통해 배웠던 전압 배분기 바이어스 회로에 대해 확인한다. ... 실험방법 및 순서 6.1 예비 보고서에서 설계한 회로를 실제로 구성하여 실험 결과를 계산한 결과와 비교하라. 6.2 R _{f}를 변화시키면서 10kHz 주파수에 따른 coltage ... 실험 예비 보고 3.1 [그림 2-5]는 voltage-series feedback 증폭기를 나타낸 것이다.
예비 보고서실험 15_다단 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 [실험 11], [실험 12], [실험 13]에서는 ... [그림 15-13] 3단 증폭기의 PSpice 모의실험 결과 5 실험 절차 1. ... 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 2 실험 기자재 및 부품 1. DC 파워 서플라이 2. 디지털 멀티미터 3.
결과 보고서실험 15_다단 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 [실험 11], [실험 12], [실험 13]에서는 ... 이 실험에서는 MOSFET을 이용한 다단 증폭기를 구성하고, 그 특성을 분석하고자 한다. 2 실험 절차 및 결과 보고 2단 증폭기 1. ... 위상을 고려하여 v _{sig}, 첫 번째 단의 입력 전압, 첫 번째 단의 출력전압, 두 번째 단의 출력 전압의 파형을 캡처하여 [그림 15-14]와 같은 형태로 결과보고서에 기록하시오
결과 보고서실험 20_차동 증폭기 기초 실험 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 차동 증폭 회로(differential ... 느낀점 : 예비 보고서의 결과 값과 다르게 나와 의문점이 발생하였으나 정확한 이유를 파악하여 해결하지는 못해서 아쉬운 점이 남지만 이론값과 측정 값 사이에 오차는 소자가 가지고 있는 ... 또한, 저항 부하가 있는 차동 증폭기의 차동 전압 이득을 측정함으로써 차동 증폭기의 동작 원리에 대해서 이해의 폭을 넓힐 수 있었다.
예비 보고서실험 20_차동 증폭기 기초 실험 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 차동 증폭 회로(differential ... [그림 20-11] 차동 증폭기 회로(실험회로 2) [그림 20-12] PSpice 모의실험을 위한 차동 증폭기의 회로도[그림 20-12]는 [그림 20-11]의 회로를 PSpice로 ... 이를 토대로 부하 저항을 연결한 MOSFET 차동 증폭 회로를 구성하여 확인하고, 특성을 분석한다. 2 실험 기자재 및 부품 1. DC 파워 서플라이 2. 디지털 멀티미터 3.
예비 보고서실험 21_차동 증폭기 심화 실험 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 트랜지스터를 이용한 능동 부하의 경우 ... 이 실험에서는 능동 부하를 사용한 차동 증폭기 (differential amplifier)를 구성하여, 전압 이득과 CMRR을 즉정하고자 한다. 2 실험 기자재 및 부품 1. ... [그림 21-10] PSpice를 이용한 AC 모의실험 결과 5 실험 절차 1. 증폭기 설계를 위해서는 MOSFET M _{1}, M _{2}의 동작점을 먼저 결정해야 한다.
결과 보고서실험 21_차동 증폭기 심화 실험 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 트랜지스터를 이용한 능동 부하의 경우 ... 느낀점 : 예비보고서 작성시 회로에 문제점을 발견하여 PSpice값을 구하지 못하여 측정값과 비교하지 못하는 점이 아쉬웠으나 21장의 실험을 진행함에 있어 별다른 오류를 발견하지 못하고 ... 능동 부하를 가진 차동 증폭기에서는 출력 저항이 큰 바이어스 전류원을 사용해야 CMRR이 커지게 된다. 4 검토 및 느낀점 요약 : 이 실험에서는 능동 부하를 사용한 차동 증폭기를
결과 보고서실험 08_공통 베이스 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 BJT를 이용한 기본적인 세 가지 증폭기 ... 실험절차 1 회로도 [표 8-1] 공통 베이스 증폭기의 DC 조건(측정값) [표 8-1] 공통 베이스 증폭기의 DC 조건(PSpice) 고찰 : 예비 보고서와 저항값을 다르게 사용하였으나 ... 느낀점 : 실험절차 5을 생략하여 예비보고서와 비교할 수 없는 것이 아쉬웠다. 그리고 실험절차 2번과 4번에서 오차가 발생하였다.
결과 보고서실험 13_공통 게이트 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 [실험 11]과 [실험 12]에서는 MOSFET을 ... 캡처하여 [그림 13-11]과 같은 형태로 결과 보고서에 기록하시오. ... 느낀점 : 실험을 진행함에 있어 예비 보고서에서 작성했던 입력- 출력 전달 특성 곡선과 오실로스코프 출력 파형이 비슷하게 나온 것으로 보아 실험이 잘 진행되었다는 것을 알 수 있어
결과 보고서실험 22_연산 증폭기 특성 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 연산 증폭기는 아날로그 회로에서 가장 널리 ... 느낀점 : 예비 보고서 작성 시 차동 입력 신호인가에 대하여 잘 이해하지 못하였으나 실험을 직접 진행함에 있어 차동 입력 신호에 대하여 알게 되었다. ... 이 실험에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항, 대역폭, 옵셋 전압, 슬루율 등 기본적인 성능 파라미터들을 익히고 실험을 통해서 측정하여, 이를 바탕으로 연산 증폭기를
예비 보고서실험 14_캐스코드 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 이 실험에서는 MOSFET을 이용한 캐스코드 ... [그림 14-8] 캐스코드 증폭기 회로(실험회로 1) [그림 14-9]는 캐스코드 증폭기의 바이어스 회로이다. ... 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다.
결과 보고서실험 14_캐스코드 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 이 실험에서는 MOSFET을 이용한 캐스코드 ... 느낀점 : 예비보고서와 결과 값들을 비교하여 보면 오실로스코프의 파형이 유사하게 나온 것으로 보아 실험이 잘 진행 되었다는 것을 알 수 있어 만족스러운 실험이었다. ... 출력 전압( M _{2}의 드레인 전압)의 파형을 캡처하여 [그림 14-16]과 같은 형태로 결과보고서에 기록하시오.
결과 보고서실험 11_공통 소오스 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 이 실험에서는 MOSFET을 이용한 공통 ... 이 실험에 서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2 실험 절차 ... _{GS}), 출력 전압 (MOSFET의 드레인 전압 v _{DS})의 파형을 캡처하여 [그림 11-11]과 같은 형태로 결과 보고서에 기록하시오.
예비 보고서실험 22_연산 증폭기 특성 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 연산 증폭기는 아날로그 회로에서 가장 널리 ... [그림 22-13] 연산 증폭기의 PSpice 모의실험 결과 연산 증폭기의 슬루을 측정 [그림 22-14]는 연산 증폭기의 슬루율을 실험하기 위한 회로도이다. ... [그림 22-11] 기본적인 연산 증폭기 회로(실험회로 1) [그림 22-12]는 PSpice를 이용하여 연산 증폭기의 모의실험을 하기 위한 회로도이다.
예비 보고서실험 06_공통 이미터 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 BJT를 이용한 공통 이미터 증폭기의 동작 ... ), 출력 전압(BJT 컬렉터 전압 v _{CE})의 파형을 캡처하여 [그림 6-13]과 같은 형태로 결과 보고서에 기록하시오. ... }, 출력 전압(BJT 컬렉터 전압 v _{CE})의 파형을 캡처하여 [그림 6-14]와 같은 형태로 결과 보고서에 기록하시오.
결과 보고서실험 06_공통 이미터 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 BJT를 이용한 공통 이미터 증폭기의 동작 ... 이 실험의 공통 이미터 증폭기는 가장 기본적이면서도 많이 사용되고 있는 증폭기라서 중요한 실험이라고 할 수 있다 느낀점 : 실험절차 5,7을 생략하여 예비보고서와 비교할 수 없는 것이 ... ), 출력 전압(BJT 컬렉터 전압 v _{CE})의 파형을 캡처하여 [그림 6-13]과 같은 형태로 결과 보고서에 기록하시오.
예비 보고서실험 08_공통 베이스 증폭기 제 출 일 : 과 목 명 : 담당교수 : 학 교 : 학 과 : 학 번 : 이 름 : 1 실험 개요 BJT를 이용한 기본적인 세 가지 증폭기 ... })의 파형을 캡처하여 [그림 8-9]와 같은 형태로 결과 보고서에 기록하시오. ... [그림 8-3] 공통 베이스 증폭기의 입력 임피던스를 구하기 위한 등가회로공통 베이스 증폭기의 입력 임피던스는 [그림 8-3]과 같이 소신호 등가회로를 이용해 서 구할 수 있다.