• 파일시티 이벤트
  • LF몰 이벤트
  • 서울좀비 이벤트
  • 탑툰 이벤트
  • 닥터피엘 이벤트
  • 아이템베이 이벤트
  • 아이템매니아 이벤트
  • 통합검색(17,781)
  • 리포트(16,639)
  • 시험자료(630)
  • 방송통신대(307)
  • 자기소개서(139)
  • 논문(47)
  • 서식(13)
  • ppt테마(6)

"전전설3" 검색결과 1-20 / 17,781건

  • 파일확장자 전전설3 Diode 실험 1 Diode Characteristics
    A. 실험 목적본 실험에서는 여러 종류의 다이오드들의 동작 특성을 이해하고, I-V 특성을 측정하여 계산 결과와 비교한다.Ÿ B. 실험 이론 및 과정 개략 설명다이오드는 p-type 반도체와 n-type 반도체의 접합으로 만드는데, 이 둘의 접합면 근방에서는 재결합으로..
    리포트 | 7페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 전전설3 MOSFET 실험 1 MOSFET CHARACTERISTICS
    A. 실험 목적본 실험에서는 MOSFET의 기본 동작 원리를 살펴본다. 전류-전압 특성 및 동작 영역을 실험을 통해 확인하고 소신호 모델에 대해 학습한다.B. 실험 이론 및 과정 개략 설명NMOS의 동작은 다음과 같이 이루어진다.PMOS의 동작은 다음과 같이 이루어진다..
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 전전설3 Diode 실험 2 Diode rectifier
    A. 실험 목적본 실험은 다이오드의 기본 기능인 정류작용에 대해 실험을 통해 이해하는 것을 목표로 한다.B. 실험 이론 및 과정 개략 설명DC 전원 공급 시스템은 교류 입력 전원을 트랜스포 머를 거쳐 원하는 전압으로 조절한 후에 다이오드를 이용한 정류회로를 통과하도록 ..
    리포트 | 11페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 전전설3 RLC 실험 1 Passive Filters
    1. IntroductionŸ A. 실험 목적First order RC 및 RL 회로를 이용한 low-pass, high-pass, 그리고 band-pass 필터들의 magnitude와 phase response 및 bode plot에 대한 이해를 높이는 것을 목적으로..
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 전전설3 Diode 실험 3 정전압 회로와 리미터
    A. 실험 목적본 실험에서는 다이오드를 이용한 전압 레귤레이터, 클림핑 회로, 클램핑 회로, Voltage Doubler, 논리 게이트를 구성하고 그 특성을 확인한다.B. 실험 이론 및 과정 개략 설명다이오드 정류회로를 통과한 출력은 리플이 크기 때문에 전압 레귤레이..
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.25
  • 워드파일 전설2 3주차 실험 결과레포트
    LED가 작동했을 때(불이 켜졌을 때) 실험 전 예측했던 대로 3가지 방주는 사진이다. - LED1(Cout), LED9(S)모두 작동할 때 실험 전 예측했던 대로 3개의 스위치 모두 ... (불이 꺼졌을 때) 실험 전 예측했던 대로 3가지 방법 모두 두 개의 스위치를 모두 누르거나 누르지 않았을 때 LED에 불이 들어오지 않았다. ... 라. 3가지 방법으로 Two-input XOR 케이트 설계 실험 전 예측) 만약 Combo박스에 잘 연결되어 있고 ucf파일에 입출력 장치와 핀 번호 정보를 잘 입력했다면 장비가 동작해
    리포트 | 23페이지 | 1,000원 | 등록일 2021.11.30
  • 파일확장자 전전설3 Op-Amp 실험 1 Active filters
    A. 실험 목적상용 연산 증폭기를 이용한 low-pass, high-pass와 band-pass 필터 등의 active 필터에 대한 실험 및 passive 필터와의 성능 비교를 목적으로 한다.Ÿ B. 실험 이론 및 과정 개략 설명연산 증폭기와 같은 active 소자들을..
    리포트 | 4페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 전전설3 RLC 실험 2 Resonance Circuits and Filters
    A. 실험 목적Second-order 직렬 또는 병렬 RLC 회로와 이를 이용한 band-pass 필터, band-stop 필터에서 크기와 위상의 주파수 응답 특성을 측정을 통해 확인 및 이해하는 것을 목적으로 한다.Ÿ B. 실험 이론 및 과정 개략 설명RLC 회로는 ..
    리포트 | 4페이지 | 2,000원 | 등록일 2023.11.25
  • 워드파일 시립대 전전설2 [3주차 예비] 레포트
    전자전기컴퓨터설계실험 Ⅱ Pre-report 3주차: Logic Design using Verilog HDL 1. Introduction (실험에 대한 소개) 가. ... 갖는점이 다르다. trior wor와 동일하게 다중 구동자를 갖는 net이며, 하드웨어에서 3상태를 갖는 점이 다르다. supply0 회로접지에 연결되는 net supply1 전원에 ... 자료형 의미 wire 함축된 논리적 동작이나 기능을 갖지 않는 단순한 연결을 위한 net tri 함축된 논리적 동작이나 기능을 갖지 않는 단순한 연결을 위한 net이며, 하드웨어에서 3상태가
    리포트 | 8페이지 | 2,000원 | 등록일 2019.07.29
  • 워드파일 시립대 전전설2 [3주차 결과] 레포트
    전자전기컴퓨터설계실험 Ⅱ Post-report 3주차: Logic Design using Verilog HDL 1. Introduction (실험에 대한 소개) 가. ... 갖는점이 다르다. trior wor와 동일하게 다중 구동자를 갖는 net이며, 하드웨어에서 3상태를 갖는 점이 다르다. supply0 회로접지에 연결되는 net supply1 전원에 ... 자료형 의미 wire 함축된 논리적 동작이나 기능을 갖지 않는 단순한 연결을 위한 net tri 함축된 논리적 동작이나 기능을 갖지 않는 단순한 연결을 위한 net이며, 하드웨어에서 3상태가
    리포트 | 10페이지 | 2,000원 | 등록일 2019.07.29
  • 한글파일 시립대 전전설2 Velilog 결과리포트 3주차
    참고문헌 -전전설 교안 -http://cms.kut.ac.kr/user/yjjang/htm_lect/dsys11/M01_VerilogHDL01.pdf -Xilinx ISE 사용법 by ... 코드를 작성해주면서 오류가 여러번 났었는데 우선 input과 output을 설정해줄 때 input [3:0]a, [3:0]b, [3:0]c; 와 같이 작성하였을 때 syntax 오류가 ... 따로 구분 지어주거나 input [3:0]a, b; 와 같이 [3:0]을 한번만 작성해주어야 했다 2.
    리포트 | 14페이지 | 2,000원 | 등록일 2021.12.11
  • 워드파일 시립대 전전설2 Velilog 예비리포트 3주차
    Modeling) - code 시뮬레이션 결과 4) 4bit Full Adder –4 1bit Full Adder (Behavioral Modeling) code 시뮬레이션 결과 참고 문헌 전전설 ... 결과 3. ... date 목록 실험 목적 배경 이론 실험 장비 실험 전 과제 AND GATE NAND GATE 실험 전 응용 과제 preview 1bit Full Adder –Gate Primitive
    리포트 | 9페이지 | 1,000원 | 등록일 2021.04.16
  • 파일확장자 전전설3 MOSFET 실험 2 Biasing and Common-Source Amplifier
    A. 실험 목적MOSFET을 이용한 증폭기의 biasing 방법, 소신호 모델, 그리고 이를 이용한 증폭기인 Common-Source 증폭기에 대해 학습한다.B. 실험 이론 및 과정 개략 설명MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가..
    리포트 | 4페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 전전설3 / 2 ~ 16주차 예비 + 결과레포트 묶음
    (파란 실선 = Magnitude , 빨간 실선 = phase)(a) Band-pass filter (L = 3.3mH) Figure 3. ... * Breadboard* Function generator* Oscilloscope* Resistors* Capacitors * Inductor – 3.3 mH실험 설명 Breadboard에 ... R_L = ∞ Bode plot>> Figure 4 는 Figure 3의 회로를 이론값을 통해 계산 후 도식화 한 굵은 실선과 실제 회로로 구성한 후 주파수를 바꿔가며 직접 측정한
    리포트 | 4페이지 | 10,000원 | 등록일 2022.03.21 | 수정일 2022.03.24
  • 파일확장자 전전설3 Op-Amp 실험 2 Non-idealities of the Op-Amp
    1. Introduction Ÿ A. 실험 목적이 실험에서는 OP-AMP의 실제 동작 특성에 대해 알아본다.Ÿ B. 실험 이론 및 과정 개략 설명실제 OP-AMP는 이상적인 동작 특성과 달리 유한한 open-loop gain과 bandwidth, slew-rate ..
    리포트 | 8페이지 | 2,000원 | 등록일 2023.11.25
  • 파일확장자 [서울시립대] 전전설3 전자전기컴퓨터설계실험3 10주차 MOSFET3 (결과레포트+LTspice 파일)
    "[서울시립대] 전전설3 전자전기컴퓨터설계실험3 10주차 MOSFET3 (결과레포트+LTspice 파일)"에 대한 내용입니다.
    리포트 | 8페이지 | 2,500원 | 등록일 2021.10.03 | 수정일 2021.10.13
  • 한글파일 전자전기컴퓨터설계실험1(전전설1) (3) 계측기3(오실로스코프, 함수 발생기)
    실험 결과 (09) 3.1. 실험 1 (09) 3.2. 실험 2 (10) 3.3. 실험 3 (13) 3.4. 실험 4 (13) 3.5. 실험 5 (14) 3.6. ... 실험 6 C3의 전압이 가장 클 때 C3의 전압이 가장 클 때 [사진 17] 실험 6 3.7. ... 실험 2 (06) 2.3. 실험 3 (06) 2.4. 실험 4 (07) 2.5. 실험 5 (07) 2.6. 실험 6 (08) 2.7. 실험 7 (08) 3.
    리포트 | 17페이지 | 2,000원 | 등록일 2019.06.04 | 수정일 2021.04.29
  • 한글파일 서울시립대 전자전기설계2(전전설2) 3주차 결과보고서
    응용과제(1비트 전가산기 회로 Gate primitive 설계) 응용과제는 1비트의 전가산기 회로를 Gate primitive 방법으로 설계하는 것이었다. 1비트 전가산기는 여러 개의 ... 시뮬레이션 결과는 전가산기의 진리표와 정확히 일치하는 파형을 보여주었다. ... 2019년 전자전기컴퓨터설계실험2 3주차 실험보고서 1.
    리포트 | 14페이지 | 1,500원 | 등록일 2019.10.13
  • 한글파일 전자전기컴퓨터설계실험2(전전설2) (3) Logic Design using Verilog HDL
    NAND Gate (52) 2.3. 3-input NOR Gate (69) Ⅲ. 결론 (83) Ⅳ. ... Stored 10 32 Decimal 10 00....01010 2'b10 2 Binary 2 10 3'd5 3 Decimal 5 101 8'o5 8 Octal 5 00000101 ... 3'b01x 3 Binary - 01x 12'hx 12 Hex - xxxxxxxxxxxx 8'b0000_0001 8 Binary 1 00000001 8'bx01 8 Binary -
    리포트 | 84페이지 | 2,000원 | 등록일 2019.10.11 | 수정일 2021.04.29
  • 파일확장자 [서울시립대] 전전설3 전자전기컴퓨터설계실험3 5주차 OP-AMP3 (결과레포트+LTspice 파일)
    "[서울시립대] 전전설3 전자전기컴퓨터설계실험3 5주차 OP-AMP3 (결과레포트+LTspice 파일)"에 대한 내용입니다.
    리포트 | 8페이지 | 2,500원 | 등록일 2021.10.03 | 수정일 2021.10.13
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업
  • 레이어 팝업