VHDL코드를 이용한 spartan-3 보드구현(spartan 보드 사용법)
- 최초 등록일
- 2008.06.01
- 최종 저작일
- 2008.06
- 29페이지/ MS 워드
- 가격 3,000원
소개글
VHDL코드를 이용한 spartan-3 보드구현
처음사용하시는 분들을 위해 spartan 보드 사용법을 하나하나 자세하게 캡쳐하여 순서를 나타내었다.
목차
실험 목적
실험 도구
이론 및 프리랩(실험과정)
실험 목적
본문내용
이번 실험에서는 Xilinx ISE 9.2i프로그램 설치 및 프로그램 조작법에 대한 능력을 기르는 것에 초점을 맞추고, Xilinx ISE 9.2i프로그램을 사용하여 VHDL을 이용한 디지털 회로 설계를 관리하는 project의 생성과 관리 그리고 시뮬레이션과 에뮬레이션을 통하여 실습의 전체적인 흐름을 파악하도록 한다. 즉, VHDL코드를 편집하고, 저장, 가져오기 등 HDL editor에 관한 것과 설계된 코드의 기능적인 관점을 시뮬레이션 하기위한 Synthesis와 실제 시간적인 관점 시뮬레이션 및 구현을 위한 Implementation 과정을 익혀본다.
그리고 PROM파일 생성 후에 실제 보드에 구현해 볼 수 있도록 준비한다.
실험 도구
personal computer, Xilinx ISE 9.2i program, Spartan-3 Board, JTAG cables
이론 및 프리랩
VHDL 소개
1. (V)HDL이란?
HDL은 Hardware Description Language의 이니셜 문자이고 하드웨어 기술(표현) 언어라고 한다.이것은 target 프로젝트의 동작 특성을 문법을 갖는............................
2. VHDL의 표현방법(Y 차트라고함)
임의의 기능 블록에 대해서 다양하게 기술할 수 있다...................
1) Behavioral modeling : 인간과 가장 가까운 추상적인 표현으로서 시스템이 내부적으로 어떠한 동작 특성을 가지고 있는 지에 상관없이 설계자가 원하는 것을 기능적 또는 수학적인 알고리즘을 사용해서 시스템의 기능(function)을 기술하는 것을 말한다.......
2) Dataflow modeling: 신호 및 제어의 흐름과 같은 데이터의 흐름을 나타낸다..............
3) Structural modeling: 세가지 모델링 중에서 하드웨어에 가장 가까운 표현으로서 모든 컴포넌트 뿐만 아니라 이들의 상호 연결도를 나타낸다.........
3. VHDL Simulation & Synthesis
VHDL을 사용하는 입장에서 고려해야 할 중요한 사항 중에 하나는 시뮬레이션과 합성 단계이다. 시뮬레이션이라고 하는 말은 실제 ASIC으로 구현하기 전에 모의실험을 하는 과정이라고 할 수 있다.........
PRELAB
Describe general usages for Xilinx ISE and Spartan-3 board in more detail.
Webpack을 설치하고 나면, xilinx 9.2i폴더 아래 project navigator이란 실행파일이 있다.
기본적으로 보여지는 윈도우는 소스윈도우, 프로세스윈도우, 트랜스스크립트윈도우, 워크 스페이스 등이 있다....................
참고 자료
없음