디지털 시계 설계(Logic works)
- 최초 등록일
- 2006.12.17
- 최종 저작일
- 2006.11
- 기타파일
- 가격 1,500원
소개글
-디지털 시계의 구성
-동기식 modulo-N 카운터 설계
-시간을 표시하기 위한 디코더 설계
-오전/오후 표시 회로 설계
-시간 설정 회로
컴파일 실행환경
Logic works
본문내용
이제 입력 Ei가 1일 때만 동작하는 카운터 자체를 설계해 보도록 하자. enable이 없는 6진 카운터와 BCD 카운터는 이미 9.2절에서 만들어 보았다(그림 9-4, 그림 9-6 참조). 여기서는 새로운 회로를 만들기보다는 이미 만든 회로에 간단하게 enable 기능을 추가하는 방법을 알아보기로 한다. 설계하고자 하는 카운터는 입력 Ei가 0일 경우에는 동작을 하지 않고 현재 값을 유지하고 있으면 된다. JK 플립플롭의 입력 J와 K에 각각 0이 들어오면 현재 값을 유지하는 특성을 이용하여 입력 Ei와 각 플립플롭의 입력 J, K로 들어가는 값을 각각 AND 연산하여 J, K에 입력하면 이 카운터는 enable 기능을 갖는 카운터로 바뀌게 될 것이다.
그림 14-5에 비교를 위해 enable 기능이 없는 6진 카운터와 enable 기능을 갖는 6진 카운터를 같이 나타내었다. enable 기능이 있는 카운터에서 Ei가 0일 경우에 모든 플립플롭의 J, K 입력은 0이 되어 현재 값이 유지되어 카운터가 멈추게되고, 1일 경우에는 Ei를 연결하기 전과 같은 값이 플립플롭의 입력 J, K로 들어가기 때문에 Ei가 없었을 때와 같이 동작한다.
참고 자료
없음