광운대학교 전기공학실험 실험1. 기본 논리게이트 결과레포트 [참고용]
- 최초 등록일
- 2023.12.29
- 최종 저작일
- 2023.04
- 12페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"광운대학교 전기공학실험 실험1. 기본 논리게이트 결과레포트 [참고용]"에 대한 내용입니다.
목차
1. 실험 명
2. 실험 개요
3. 실험결과
4. 고찰
5. 참고문헌
본문내용
1. 실험 명
실험 2. 기본 논리게이트
2. 실험 개요
AND, OR, NOT, NAND, NOR, XOR 게이트의 기본 동작 원리 논리함수를 이해하고 실제 사용되는 기본 논리게이트 IC에 대해 익힌다. 또한 기본 논리소자를 사용하여 간단한 회로를 구성하고 측정하며, open-collector 타입의 IC의 사용법과 특성에 대해 숙달한다
<중 략>
4. 고찰
해당실험을 통해 게이트 용도와 구성에 따라 입출력값을 측정했다. 분석에 앞서 디지털 논리 회로의 게이트 출력값 측정은 1, 0의 값으로 Binary해석을 해야하기 때문에 오차는 0이다 1이다 그것이 아니다 등으로 표현 가능하며 오차는 모두 0이 나왔다.
4번 실험 항목에서 풀업저항 연결 시에 전원과 입력단자에 모두 저항을 인가해줘야하며 해당 전원에만 저항을 인가 했을 시 7405형 TTL IC에 전압이 인가되지 않았다. open-collecter형태의 칩의 현상을 확인하고 풀업저항을 올바르게 인가하여 7404와 똑같은 결과가 확인 가능했다.
직류전원장치의 그라운드에 - 단자를연결하고 측정을 진행하면 측정전압값이 50% 감소함을 확인했다. 이는 직류전원장치로 다시 들어가 에너지전위를 받지 못하는 것으로 분석가능하다.
상승시간과 하강시간 측정 시 파형간의 차이가 있음을 확인했고, 해당 파형의 상승, 하강 50%지점에 기준선을 그어 시차를 확인해보니 시간차가 존재했다. 이는 지연시간(전달지연)이며 해당실험을 통해 전달지연을 줄이기 위해 Gate cost를 줄이는 등 논리적 노력을 해야함을 알 수 있다. 반면, 전달지연시간을 이용하여 지연출력 게이트를 구성하여 활용할 수도 있다.
직류전원 장치를 제거하고 함수발생기를 통해 전원을 공급하여 했으나 0V의 측정값을 확인했다. 이것이 의미하는 바는 직류전원장치를 통해 전원을 공급해줘야하며 함수발생기를 이용해서는 입력단자에 함수를 입력해주는 역할을 해주어야한다는 것이다.
참고 자료
디지털 논리와 컴퓨터 제 5판, 인버터에서의 전파지연시간 참고
https://www.youtube.com/watch?v=VXsEkSte3hU 시간지연을 활용한 전자기기 참고
한국정보통신학회 2014년도 춘계학술대회 2014 May 28 , 2014년, pp.790 - 791
출력단자와 입력단자 개수를 수식으로 단순화 동작속도 향상 참고