전자회로실험및설계 4주차예비
- 최초 등록일
- 2023.10.09
- 최종 저작일
- 2023.04
- 11페이지/ MS 워드
- 가격 2,500원
목차
1. 간단한 이론
2. 고찰
본문내용
이번 시뮬레이션에서는 공통이미터 증폭기에 대해서 다루어보았습니다
증폭기이기에 입력신호에 비해 출력신호가 증폭되어 나오는 결과를 얻었고 npn 형 증폭기는 이미터가 ground에 연결되어 입력단과 출력단의 공통단자로 사용되고 컬렉터은 저항 Rc를 통하여 전원에 연결한 형태로 회로 구성을 하였고 pnp형은 컬렉터부분이 음의전원으로 연결하여 회로구성을 하였습니다 그리고 시뮬레이션 결과를 확인해 보았을 때 베이스 전류와 컬렉터 전류는 동일 위상인 것을 확인할 수 있었고 위 그림처럼 입력전압과 출력전압이 위상이 반대로 나타나는 것 또한 확인 할 수 있었습니다 위 그림을 소신호 등가 모델로 표현하면 이렇게 표현할 수 있는데 가장 중요한 전압이득은 이런 식으로 표현됩니다 만약 Rs가 R pi에 비해 매우 작으면 이런 식으로도 표현 할 수 있습니다 즉 전압 이득은 Rc의 값과 RL값에 따라 커지기도 하고 작아지기 할 것을 예측 해 볼 수 있었는데 시뮬레이션을 통하여 RL값을 천천히 증가시킬수록 전압이득이 증가하는 것을 확인 할 수 있었습니다 즉 그래프에서 진폭이 계속 커지는 것을 확인하였습니다 또한 시뮬레이션상에서 입력전압과 출력전압의 진폭의 피크값을 각각 측정하여 RL값에 따라 전압이득이 얼마나 되는지도 측정할 수 있었습니다 RL값이 클수록 전압이득이 큰 것을 확인할 수 있었습니다 또한 회로에서 DC해석을 할 때 커패시터는 DC성분을 막아준다는 것을 이론으로 알고있었는데 시뮬레이션을 통하여 결합커패시터에의해 컬랙터의 DC전압이 통과하지 못하는 것을 실제로 확인해보았습니다 그리고 베타값은 보통 100~200정도가 나오는것으로 알고있었는데 npn형과pnp형 모두 그 사이 범위가 나와 베이스전류와 컬렉터 전류사이의 관계를 파악하는데도 이론을 다시 한 번 확인할 수 있는 실험이었던 것 같습니다 pnp형은 npn형과 전류방향이 다르고 거의 동작하는게 npn형과 동일 한 것을 확인 할 수 있었습니다
참고 자료
없음