[부산대학교 응전실1(응용전기전자실험1)] 2주차 Pspice를 이용한 전기 전자회로 모의해석 결과보고서
- 최초 등록일
- 2023.10.01
- 최종 저작일
- 2023.03
- 6페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"[부산대학교 응용전기전자실험1] 2주차 Pspice를 이용한 전기 전자회로 모의해석 결과보고서"에 대한 내용입니다.
목차
1. 실험 목적
2. 실험 방법
3. 실험 결과
4. 결과에 대한 논의
5. 결론
6. 참고문헌
본문내용
반전증폭기의 DC전압 시뮬레이션에서 설계한 반전증폭기의 이론적인 증폭률과 시뮬레이션에서 돌아간 증폭률이 일치함을 확인할 수 있었습니다. 15V의 출력전압 이후로는 출력전압이 더 이상 증가하지 않는데 이는 OP-AMP를 작동시키기 위해 Vcc전압을 15V 인가하였기에 15V를 넘을 수 없기 때문입니다.
반전증폭기의 AC전압 시뮬레이션의 경우 특정 주파수를 넘으면 출력전압이 감소하는 것을 확인 할 수 있었습니다. 이는 이상적인 OP-AMP에서는 속도제한을 생각하지 않지만 실제로는 OP-AMP 내부의 커패시터로 인해서 고주파로 갈수록 성능저하가 생기게 됩니다.
참고 자료
Charles K. Alexander, Matthew N. O. Sadiku 공.(2017년). Alexander의 회로이론(6판). McGraw-Hill KOREA
버자드 라자비 저/김철우, 김남수, 김종선, 박상규 역 외 3명. (2015). 라자비의 마이크로 전자회로(2판). 한티미디어
OPAMP 의 대역폭과 슬루율(bandwidth and slew rate), https://m.blog.naver.com/tmddls4562/222038864012