[전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계
- 최초 등록일
- 2023.08.18
- 최종 저작일
- 2021.12
- 7페이지/ 한컴오피스
- 가격 1,500원
목차
1. 서론
2. 본론(설계실습 결과)
3. 결론
4. 감사의 글
5. 참고문헌
본문내용
요약 : 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정하기 위해 저항과 DMM을 직렬 연결하여 전압의 분배법칙을 통해 값을 구해냈다. 0.7%의 오차율로 성공적인 실험이 이루어졌다고 판단된다. RC회로의 시정수는 저항과 커패시터값의 곱으로 구할 수 있고, 충전될 때는 입력 전압의 저항에 걸리는 전압이 0.368배가 될 때까지 걸리는 시간을 측정하고, 방전될 때는 입력 전압의 –0.368배가 될 때까지 걸리는 시간을 측정하였다. 1.36%의 오차율로 성공적인 실험이 이루어졌다고 판단된다. Function generator(+), 저항, 커패시터, Function generator(접지)의 순서로 연결하고 저항의 양단에 오실로스코프의 단자를 연결시킨 후 파형을 측정해 보며 오실로스코프와 Function generator의 접지 단자가 연결 되어있다는 사실을 확인할 수 있었다. Oscilloscope의 cursor 기능을 통해 RC회로의 시정수를 측정해 보았고, 오차율이 12%발생했지만 오차는 1.2 로 cursor기능을 고려해볼 때 낮은 오차율로 성공적인 실험이라고 판단된다. Offset는 DC성분을 더하는 기능이다. 커패시터의 특성상 전압이 exponential 함수에 따라 변하여 DC성분으로는 커패시터에 걸리는 전압을 바꿀 수 없다. 하지만 저항에 걸리는 전압에는 DC성분을 더해줄 수 있으므로 그만큼의 파형이 y축방향으로 올라간다. 충분한 충전과 방전 시간이 주어지지 않을 경우의 커패시터와 저항 전압 파형을 관측하여 입력전압, 커패시터 전압, 저항 전압 사이의 관계를 한눈에 파악할 수 있었다.
참고 자료
중앙대 전자전기공학부, “전기회로 설계 및 실습”, 56p~63p