전기전자공학실험-전류원 및 전류 미러 회로
- 최초 등록일
- 2023.02.14
- 최종 저작일
- 2020.10
- 14페이지/ 한컴오피스
- 가격 2,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
목차
1. 6주차 전자 실험 예비 레포트
1) 전계효과 트랜지스터 (JFET)
2) JFET의 특성
3) 전류원
4) 전류 미러 회로
5) 다단 전류 미러 회로
2. 6주차 전자 실험 결과 레포트
1) 이론개요
2) 실험 순서
3) 실험 결론
4) 토의 및 고찰
본문내용
전계효과 트랜지스터 (JFET)
- 일반적으로 BJT는 전류를 증폭시키지만, JFET의 경우에는 전압을 증폭시키는 트랜지스터이다.
- FET는 유니폴라 소자로 한 종류의 캐리어에 의해 전류가 형성된다. (전자 – n채널 / 정공 – p채널)
- FET의 가장 중요한 특성으로 높은 입력 임피던스를 갖는다. 그래서 FET는 BJT보다 온도적으로 더 안정되어있어 트랜지스터의 손상 위험이 큰 직접회로에 많이 사용한다.
- 소스에 흐르는 전류값은 드레인의 전값과 같다. (I _{D} =I _{S})
<중 략>
전류원
- 부하의 조건에 상관없이 항상 일정한 전류를 공급한다.
- 정전류(직류 전류): 전류원의 출력단자 전압의 변화에 영향을 받지 않고 모든 전압 범위에 대하여 그 출력 전류가 일정하게 유지되는 것
- 이상적인 전류원은 양단 전류는 부하의 영향을 받지 않으며 전압을 무제한 공급해 줄 수 있어야 한다.
- 전류원 차단은 개방 회로와 같다.
- 이상적인 전류원은 부하가 개방될 때 전압이 무한대가 되므로 불가능하다
전류 미러 회로
- 보통 일정한 전류를 제공하기 위해 사용하는 회로로 출력전류를 다른 한쪽의 전류를 복사하여 만든다.
- Q1과 Q2가 동일한 칩내에서 만들어 지기 때문에 에미터들의 I _{E}값은 같다.
베이스의 전류는 다음과 같이 정의된다.
참고 자료
네이버 블로그
http://blog.naver.com/PostView.nhn?blogId=pro_000&logNo=221031991369
전자회로 책-제4장 P2470~252
전자회로 실험-제24장