실험 18_증폭기의 주파수 응답 특성 예비보고서
- 최초 등록일
- 2023.01.31
- 최종 저작일
- 2022.11
- 8페이지/ 한컴오피스
- 가격 1,500원
소개글
"실험 18_증폭기의 주파수 응답 틍성"에 대한 내용입니다.
목차
1. 실험 개요
2. 실험 기자재 및 부품
3. 배경이론
4. 실험회로 및 PSpice 시뮬레이션
5. 실험절차
6. 예비 보고사항
본문내용
1 실험 개요
이 실험에서는 [실험 17]에서 구현한 공통 소오스 증폭기의 주파수 응답 특성에 대해 실험함으로써 대역폭(bandwidth)의 개념을 이해하고, 이득과 대역폭 사이의 관계를 파악한다. 증폭기에 사용되는 트랜지스터 내부의 기생 커패시턴스들로 인해서 주파수에 따라 전압 이득 및 위상이 변하며, 어느 주파수 대역까지 증폭기의 전압 이득이 유지되는지의 척도인 대역폭을 알아야 원하는 응용 범위에 사용할 수 있다. 그리고 증폭기의 전류나 면적이 제한되어 있을 때 증폭기 전압 이득과 대역폭의 곱은 일정한 관계가 성립하는데, 실험을 통해서 이러한 관계를 이해하고자 한다.
2 실험 기자재 및 부품
1. DC 파워 서플라이
2. 디지털 멀티미터
3. 오실로스코프
4. 함수 발생기
5. M2N7000(NMOS) (1개)
6. 저항
7. 커패시터
8. FQP17P10(PMOS) (2개) (단,PSpice 모의실험은 FDC6322CP 사용)
3 배경 이론
[그림 18-1] 능동 부하가 있는 공통 소오스 증폭기의 회로
[그림 18-1]은 [실험 17]에서 실험한 능동 부하가 있는 공통 소오스 증폭기의 회로이다. 과 M2 모두 포화 영역에서 동작을 해야 증폭기로서 사용 할 수 있고, 의 출력 저항 가 부하의 역할을 하게 된다([그림 17-2] 참조).
[그림 18-1] 회로의 저주파 대역에서의 전압 이득은 로 표현할 수 있다([그림 17-3] 참조).
[그림 18-2] MOSFET의 고주파 모델
MOSFET의 고주파 대역에서의 소신호 등가회로는 [그림 18-2]와 같이 나타낼 수 있다. 게이트와 소오스 사이, 게이트와 드레인 사이에 각각 , 커패시턴스가 존재함을 알 수 있다.
참고 자료
단계별로 배우는 전자회로 실험(이강윤 저자)