부산대 어드벤처디자인 실험9 A+ 결과보고서(4비트 가산기)
- 최초 등록일
- 2022.04.09
- 최종 저작일
- 2020.10
- 7페이지/ 한컴오피스
- 가격 1,500원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"부산대 어드벤처디자인 실험9 A+ 결과보고서(4비트 가산기)"에 대한 내용입니다.
목차
1. 4비트 가산기 연결 실험에 대한 이론값과 결과값에 대한 비교
2. 실험 책 p.86의 9.6 실험 결과 및 검토 (1)~(3)
본문내용
1. 4비트 가산기 연결 실험에 대한 이론값과 결과값에 대한 비교
[사진 1] 4비트 가산기 회로 [사진 2] 4비트 가산기 이론값
[사진 3] 4비트 가산기 회로도
[사진 3]처럼의 회로를 구성하여 [사진 1]처럼 회로를 완성하였다. [사진 1]은 4비트 가산기를 회로로 연결한 모습이고 [사진 2]는 4비트 가산기의 진리표를 나타낸 그림이다. 이론값과 실험값을 비교하면 실험값과 이론값은 동일하게 나타나였다. 예를 들어 2+2를 했을 때에는 2번째의 LED에만 불이 들어왔고(0100) 3+3인 경우에는 2번째와 3번째의 LED에 불이 들어왔다(0110). Cin을 따로 고려하지 않고 회로를 구성하였기 때문에 Cin이 0인 경우의 회로를 구성하였다.
2. 실험 책 p.86의 9.6 실험 결과 및 검토 (1)~(3)
(1)
(2) 자리 올림 예견법(carry look ahead)의 장단점을 조사하고 위의 회로와 비교하시오.
자리 올림 예견법은 디지털 논리에서 사용되는 가산기의 한 종류이다. 이것은 간단하면서도 속도가 느린 리플 자리올림수 가산기와 비교할 수 있다. 리플 자리올림수 가산기에서 각 비트는 아래 비트로부터 자리 올림수 출력을 기다려야 하지만 자리 올림 예견법은 특별한 예측 논리에 따라 한 번에 계산된다.
참고 자료
없음