Mux&Decoder2차레포트 디지털회로설계
- 최초 등록일
- 2022.01.05
- 최종 저작일
- 2020.03
- 15페이지/ 한컴오피스
- 가격 2,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"Mux&Decoder2차레포트 디지털회로설계"에 대한 내용입니다.
목차
1. 제 1장 서론
1) 1차 레포트의 필요성 및 목적
2) 오늘 실습내용의 이론 설명
2. 제 2장 각각의 schematic디자인, VHDL디자인
1) 1비트 2x1 Mux Schematic , VHDL
2) 2비트 2x1 Mux Schematic , VHDL
3) 1비트 1x2 Demux Schematic , VHDL
4) 2x4 Decoder Schematic , VHDL
5) FND Decoder VHDL
3. 제 3장 요약 및 결론
본문내용
이번에 처음으로 스위치 제어를 통해 무언가 결과가 나타나는 5가지 실습을 진행하였고 보드에 적용 시켜보았다.
실습을하다 schematic 설계의 RTL viewer과 VHDL의 RTL viewer이 좀 많이 다른 것 같았다
VHDL 결과는 컴퓨터의 판단에 의한 가장 최적화된 회로를 보여준다고 배웠기에
VHDL RTL viewer 결과만을 보고서에 첨부하였다
아쉽게도 앞부분에 있던 실습은 de2보드를 통해 작동을 확인하였지만, 나의 큰 실수로
확인 할 수 있는 동작 확인 사진을 백업을 못하였고 FND실습 동작확인을 직접 경험해 보지 못하였던 것이 크다.
나는 아직 배워야 할 것이 산더미이고 나아갈 길이 복잡하지만
점점 하나하나 배웠다는 기분이 든다. 이것이 이공계열의 매력이 아닐까 생각이 든다.
<중 략>
참고 자료
없음