CMOS 제조 공정 실험 레포트(예비,결과)
- 최초 등록일
- 2021.11.08
- 최종 저작일
- 2018.03
- 6페이지/ MS 워드
- 가격 2,500원
목차
1. 실험결과 레포트
1) 실험결과 및 고찰
2. 실험예비레포트
1) 실험날짜
2) 실험제목
3) 예비이론
3. 참고문헌
본문내용
- 실험 결과 및 고찰
이번 실험은 CMOS inverter의 DC 동작 특성을 알아보는 실험을 진행하였다. 위의 그림1은 이번에 실험을 진행하였던 회로를 나타낸다. 여기서 V4는 입력 전압에 해당하는 Vin이고, V5는 VDD이다. 그리고 위쪽의 MOSFET이 PMOS, 아래쪽이 NMOS를 나타낸다. 그림의 R4의 저항에 1kΩ 대신 4.7kΩ의 저항을 사용하였으며 VDD인 V5에 0.5V의 전압을 고정적으로 인가하였다. 회로를 구성한 후, Vin에 진폭이 20mV인 사각파를 Function Generator로 인가하고, 오실로스코프를 이용해서 Vout의 파형을 구하는 실험을 진행하였다. 실험 결과는 아래의 그림2와 같다. 그림2는 실험 결과에서 나온 Vin과 Vout을 그래프로 나타낸 형태이다. 그림2에서 볼 수 있듯이 입력 전압과 출력 전압의 위상이 반대로 나오기 때문에 Inverter의 역할을 제대로 하고 있는 것을 볼 수 있었다. 하지만 입력 전압 값에 비해서 출력 전압의 값이 예상보다 너무 작게 나왔다. 원인으로 생각되는 것은 VDD에 인가된 전압 값이 회로에 인가된 것의 10%인 0.5V만 가해주었고, 또 저항을 1kΩ 대신에 4.7kΩ을 사용하였기 때문에 값이 작게 나온 것으로 생각된다. 이번 실험은 이전보다 아주 간단한 실험이었으나, 회로를 구성하는 데 조금 시간이 걸렸다. 그래도 이번 실험을 통해서 CMOS의 제조 공정부터 DC전압을 가해줬을 때의 특성 등 전반적인 내용을 다시 한 번 확인할 수 있는 기회가 되었다.
참고 자료
cfile23.uf.tistory.com/attach/2008BE244AB8A04055FDEE
https://m.blog.naver.com/PostView.nhn?blogId=soomin916&logNo=220364097525&proxyReferer=https%3A%2F%2Fwww.google.co.kr%2F
http://legendofna.blog.me/30023994802