(A+/이론/예상결과/고찰) 아주대 전자회로실험 설계제안서1
- 최초 등록일
- 2021.10.24
- 최종 저작일
- 2015.04
- 5페이지/ 한컴오피스
- 가격 1,500원
목차
1. C 측정회로 설계
1) 사용 부품
2) 설계 사양
3) 작동 원리
4) 설계과정 및 예상 결과
5) 참고문헌
본문내용
1) 사용 부품
741C의 Pin map
1. 15V 전압원
2. 오실로스코프, DMM
3. 저항
- 1kΩ 가변저항
- 5kΩ - 50kΩ
- 16kΩ 2개
4. 연산증폭기: 741C 2개
5. 커패시터
- 0.1uF
- 0.01uF 3개
- 0.001uF
3) 작동 원리
연산증폭기를 이용해 만든 적분기와 수동 저역통과 필터, Voltage follower를 이용하여 발진기를 만들고 커패시턴스를 측정한다. 적분기의 feedback 회로에 측정할 C를 달고, 반전 입력단에 가변저항을 달아 값을 변화시키며 다양한 capacitance를 측정할 수 있도록 한다. 여기서 가변저항 값을 바꿔주는 것은 우리가 이전에 했던 사각파 발생회로의 원리가 유사하다. 적분기의 output에는 Lowpass Filter를 달아 저주파만 통과하여 궤환할 수 있도록 회로를 구성한다. voltage follower를 연결해 output impedence를 줄여 전력손실을 적게 한다.
4) 설계과정 및 예상 결과
등식 에서 과 , 과 의 값을 각각 16kΩ과 0.1uF로 고정시킬 것이다. 이렇게 하면 좌변은 = 의 값을 갖는다. 따라서 우리가 원하는 을 만족한다.
참고 자료
Behzad Razavi,『Fundamentals of Microelectronics』, WILEY.
박예슬,『설계1. C 측정회로 설계 』, PDF file.
네이버 지식백과 전자용어사전
W. ahmad, 『A new simple technique for capacitance measurement』, 1986, IEEE Press.
S. S. AWAD, 『Capacitance mesurement base on an Operational Amplifier Circuit; Erro determination and reduction』, 1988, IEEE Press.