(A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서6
- 최초 등록일
- 2021.10.24
- 최종 저작일
- 2014.09
- 9페이지/ 한컴오피스
- 가격 1,000원
* 본 문서(hwp)가 작성된 한글 프로그램 버전보다 낮은 한글 프로그램에서 열람할 경우 문서가 올바르게 표시되지 않을 수 있습니다.
이 경우에는 최신패치가 되어 있는 2010 이상 버전이나 한글뷰어에서 확인해 주시기 바랍니다.
소개글
"(A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서6"에 대한 내용입니다.
목차
1. 실험목적
2. 실험이론
1) 래치(Latch)
2) 플립플롭(Flip-flop)
3) 실험부품
4) 실험과정 및 예상 결과
5) 회로 결선도
본문내용
1) 실험목적
1. 래치와 플립 플롭의 작동원리를 이해하고 구성하여 특성을 확인한다.
2. 래치와 플립 플롭의 갖는 의미를 알고 응용 사례를 확인한다.
2) 실험이론
(1) 래치(Latch)
- 하나 이상의 비트들을 저장하기 위한 디지털 논리회로이다. Latch는 하나의 데이터 입력, 하나의 클럭 입력 그리고 하나의 출력을 갖는다. 클럭 입력이 활성화되면, 입력되고 있는 데이터가 입수되어 저장되고, 즉시 또는 클럭 입력이 비활성화 될 때 출력 측으로 전달된다. 출력은 클럭이 다시 활성화될 때까지 그 값을 유지할 것이다.
(2) 플립플롭(Flip-flop)
- Flip-flop(이하 F/F)은 두 가지의 안정 상태를 갖는 소자로서 외부로부터 신호가 인가되기 전까지 계속 현 상태를 유지하고 있으며, 또 외부의 신호 변화가 발생한 이후에도 하나의 안정된 상태로 남아있기 때문에 기억(memory) 소자로서 많이 사용된다. 이러한 특성으로 F/F는 순차회로(sequential circuit) 구성의 기본 요소가 된다. 여기서 순차회로란 회로의 현재 출력값이 현재의 입력뿐만 아니라 과거의 입력 정보에 의해 결정되는 회로를 말한다. 과거의 입력 정보는 F/F에 의해 상태(state)라는 값으로 저장된다. 이러한 F/F의 종류에는R-S(Reset-Set), D(Data), T(Toggle), J-K F/F 등이 있다.
참고 자료
John F. Wakerly.『DIGITAL DESIGN』4TH ED, PEARSON Education.
최기용.『실험6. Latch&Flip-Flop』, PPT file.
네이버 지식백과 전기용어사전